[发明专利]内存及存储装置有效
| 申请号: | 200910136962.9 | 申请日: | 2009-04-30 |
| 公开(公告)号: | CN101877240A | 公开(公告)日: | 2010-11-03 |
| 发明(设计)人: | 陈瑞隆 | 申请(专利权)人: | 世界先进积体电路股份有限公司 |
| 主分类号: | G11C11/21 | 分类号: | G11C11/21;G11C11/40;G11C7/06 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 任默闻 |
| 地址: | 中国台湾新竹*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种内存及存储装置。所述内存包括多个字符线、一第一、第二及第三位线以及多个存储单元,字符线依序平行排列,第一、第二及第三位线垂直字符线,并依序平行排列,每一存储单元对应一字符线以及一位线。每一对应到第一位线的存储单元所对应的字符线不同于对应到第二位线的存储单元所对应的字符线。由于交错排列内存内的存储单元,故可避免相邻的位线受到噪声干扰(因耦合电容所引起)。再者,也不需额外设置上拉负载。因此,可减少组件成本,亦不会增加内存的功率损耗。 | ||
| 搜索关键词: | 内存 存储 装置 | ||
【主权项】:
一种存储装置,其特征在于,所述装置包括:一内存,包括:多个字符线,依序平行排列;一第一、第二及第三位线,垂直所述这些字符线,并依序平行排列;多个存储单元,每一存储单元对应一字符线以及一位线,其中每一对应到所述第一位线的存储单元所对应的字符线不同于对应到所述第二位线的存储单元所对应的字符线;以及一读取电路,耦接所述内存,用以读取所述内存所储存的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于世界先进积体电路股份有限公司,未经世界先进积体电路股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910136962.9/,转载请声明来源钻瓜专利网。
- 上一篇:通用型超导磁体系统
- 下一篇:一种银行前置业务平台及其运行处理方法





