[发明专利]无基板芯片封装及其制造方法有效
申请号: | 200910132830.9 | 申请日: | 2009-04-17 |
公开(公告)号: | CN101866889A | 公开(公告)日: | 2010-10-20 |
发明(设计)人: | 周世文 | 申请(专利权)人: | 南茂科技股份有限公司 |
主分类号: | H01L23/48 | 分类号: | H01L23/48;H01L23/482;H01L23/31;H01L21/50;H01L21/58;H01L21/60 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 骆希聪 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示一种无基板芯片封装及其制造方法,此无基板封装包含一图案化线路层、多个连接柱、多个第二接点、一芯片、一粘胶层、多个金属导线及一封装胶体。该一图案化线路层包含多个接垫、多个第一接点及多个连接至少一该接垫与至少一该第一接点的连接线。该多个连接柱设置于该图案化线路层的至少一该第一接点上。该多个第二接点设置于至少一该连接柱上。该芯片包含一有源面及多个设置于有源面上的焊垫。该粘胶层粘着结合于该芯片的有源面及该图案化线路层之间。该多个金属导线电性连接该芯片的焊垫及该多个第二接点。该封装胶体至少覆盖该芯片、该图案化线路层、该多个连接柱、该多个第二接点及该多个金属导线的一部分。 | ||
搜索关键词: | 无基板 芯片 封装 及其 制造 方法 | ||
【主权项】:
一种无基板芯片封装,包含:一图案化线路层,包含多个接垫、多个第一接点及多个连接至少一该接垫与至少一该第一接点的连接线;多个连接柱,设置于图案化线路层的至少一该第一接点上;多个第二接点,设置于至少一该连接柱上;一芯片,包含一有源面及多个设置于有源面上的焊垫;一粘胶层,粘着结合于该芯片的有源面及图案化线路层之间;多个金属导线,电性连接该芯片的焊垫及该多个第二接点;以及一封装胶体,至少覆盖该芯片、该图案化线路层、该多个连接柱、该多个第二接点及该多个金属导线的一部份。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南茂科技股份有限公司,未经南茂科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910132830.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种用硅通孔互连形成的电感环
- 下一篇:CMOS图像传感器的制造方法