[发明专利]一种双总线的视觉处理芯片架构无效
| 申请号: | 200910021723.9 | 申请日: | 2009-03-27 |
| 公开(公告)号: | CN101567078A | 公开(公告)日: | 2009-10-28 |
| 发明(设计)人: | 梅魁志;张斌;郭青;赵晨;刘传银;李宇海;雷浩 | 申请(专利权)人: | 西安交通大学 |
| 主分类号: | G06T1/00 | 分类号: | G06T1/00 |
| 代理公司: | 西安通大专利代理有限责任公司 | 代理人: | 惠文轩 |
| 地址: | 710049陕*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及集成电路中视觉信息处理芯片的结构设计领域,公开了一种双总线的视觉处理芯片架构。它包括:第一总线、第二总线、连接在第一总线上的视觉计算和决策模块、连接在第一总线上的第一存储器、连接在第二总线上的特征组合和模式生成模块、连接在第二总线上的图像特征提取模块、连接在第二总线上的第二存储器、以及连接第一总线和第二总线的桥接电路。 | ||
| 搜索关键词: | 一种 总线 视觉 处理 芯片 架构 | ||
【主权项】:
1、一种双总线的视觉处理芯片架构,其特征在于,包括:第一总线、第二总线、连接在第一总线上的视觉计算和决策模块、连接在第一总线上的第一存储器、连接在第二总线上的特征组合和模式生成模块、连接在第二总线上的图像特征提取模块、连接在第二总线上的第二存储器、以及连接第一总线和第二总线的桥接电路;所述图像特征提取模块,对视频信号进行校正和滤波、特征图提取、下采样和非均匀采样,完成视觉处理中的底层处理;所述特征组合和模式生成模块,对各特征图进行计算和重新组合,生成视觉计算所需模式,完成视觉处理中的中层处理;所述视觉计算和决策模块,根据视觉计算模式进行识别和决策,执行视觉计算的决策,完成视觉处理中的高层处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910021723.9/,转载请声明来源钻瓜专利网。





