[发明专利]用于对一页内和多页间的数据进行芯片上伪随机化的非易失性存储器和方法有效
申请号: | 200880115127.0 | 申请日: | 2008-08-20 |
公开(公告)号: | CN102318007A | 公开(公告)日: | 2012-01-11 |
发明(设计)人: | 李艳;方家荣;尼马·莫克莱西 | 申请(专利权)人: | 桑迪士克公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C11/56;G11C16/10;G11C16/34 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 黄小临 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 集成电路存储器芯片内的特征使能加扰或随机化被存储在非易失性存储器单元的阵列中的数据。在一个实施例中,每页内的随机化有助于控制在感测期间的源极载入错误和在相邻单元之间的浮置栅极与浮置栅极的耦合。逐页的随机化有助于减少由于具体数据样式的重复且长期的存储而导致的编程干扰、用户读干扰和浮置栅极与浮置栅极的耦合。在另一实施例中,在一页内和在各页之间实现随机化。在不同的实施例中,加扰或随机化可以是预定的、或是代码生成的伪随机或用户驱动的随机化。在集成电路存储器芯片的有限的资源和负担内实现这些特征。 | ||
搜索关键词: | 用于 一页 多页间 数据 进行 芯片 随机化 非易失性存储器 方法 | ||
【主权项】:
一种集成电路存储器芯片,包括:可逐页访问的非易失性存储器单元的阵列,每页是一群存储器单元,该群的每个存储器单元位于该阵列的列中,且沿着可由公共字线访问的行;起始列位置的序列,使得要被编程的每页具有相关的起始列位置;地址生成器,用于生成对于该相关的起始列位置的地址;响应于地址生成器的、与每列相关的一组数据锁存器,用于将要被编程的数据安排到每页中,所安排的数据从相关的起始列位置开始且绕回直到该页被填满;以及编程电路,用于并行地将所安排的数据编程到每页中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于桑迪士克公司,未经桑迪士克公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200880115127.0/,转载请声明来源钻瓜专利网。
- 上一篇:新鲜盾叶薯蓣的资源化利用技术
- 下一篇:一种报文处理方法、设备和系统
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置