[实用新型]HPI总线时序电路有效
| 申请号: | 200820210980.8 | 申请日: | 2008-12-17 |
| 公开(公告)号: | CN201315062Y | 公开(公告)日: | 2009-09-23 |
| 发明(设计)人: | 李中秀;段义隆;刘铁军;沈和堂 | 申请(专利权)人: | 长沙威胜能源产业技术有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40 |
| 代理公司: | 长沙永星专利商标事务所 | 代理人: | 周 咏;米中业 |
| 地址: | 410013湖南省长沙市桐*** | 国省代码: | 湖南;43 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型公开了一种HPI总线时序电路包括ARM主机处理器的CS信号引脚、低位地址线引脚,DSP数字处理器的HCS引脚,其特征在于ARM主机处理器与DSP数字处理器之间增加了一个电路,该电路含有一个RC延时电路、一个反相器、上升电平提取电路,所述RC电路与反相器连接,所述上升电平提取电路有三个输入端,其中一个与所述低位地址线引脚连接,一个与反相器连接,一个与所述CS信号引脚连接,上升电平提取电路的输出端与所述HCS引脚连接;所述上升电平提取电路由一个与门和一个或门串联而成或者所述上升电平提取电路由两个与非门和一个非门组成,上升电平提取电路通过其非门与所述CS信号引脚连接,通过其末端的与非门输出端与所述HCS引脚连接。本实用新型能将8位或者16位宽HPI接口,抽象成32位宽HPI接口来操作,提高了总线的吞吐能力。 | ||
| 搜索关键词: | hpi 总线 时序电路 | ||
【主权项】:
1、一种HPI总线时序电路,包括ARM主机处理器的CS信号引脚、低位地址线引脚,DSP数字处理器的HCS引脚,其特征在于ARM主机处理器与DSP数字处理器之间增加了一个电路,该电路含有一个RC延时电路、一个反相器、上升电平提取电路,所述RC电路与反相器连接,所述上升电平提取电路有三个输入端,其中一个与所述低位地址线引脚连接,一个与反相器连接,一个与所述CS信号引脚连接,上升电平提取电路的输出端与所述HCS引脚连接;所述上升电平提取电路由一个与门和一个或门串联而成或者所述上升电平提取电路由两个与非门和一个非门组成,上升电平提取电路通过其非门与所述CS信号引脚连接,通过其末端的与非门输出端与所述HCS引脚连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙威胜能源产业技术有限公司,未经长沙威胜能源产业技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200820210980.8/,转载请声明来源钻瓜专利网。





