[发明专利]一种自动生成二元域ECC协处理器电路的设计方法有效

专利信息
申请号: 200810239350.8 申请日: 2008-12-10
公开(公告)号: CN101464920A 公开(公告)日: 2009-06-24
发明(设计)人: 白国强;赵晖;陈弘毅 申请(专利权)人: 清华大学
主分类号: G06F17/50 分类号: G06F17/50;G06F7/72
代理公司: 北京众合诚成知识产权代理有限公司 代理人: 童晓琳
地址: 100084北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了信息安全与集成电路设计技术领域中的一种自动生成二元域ECC协处理器电路的设计方法。技术方案是,首先确定域参数m、不可约域多项式f(x)、乘法器字长位数;然后设定输入:A(x)=∑m-1i=0aixi,B(x)=∑l-1i=0Bi(x)xk·i∈GF(2m),k=2或k=4;输出:C(x)=A(x)·B(x)mod f(x);利用迭代过程,产生相应的运算单元ci;再将每位ci运算单元的逻辑电路映射到相应的叶单元中的模乘部分;最后,设置AUC指令集,控制数据通路中的多路选择器,实现数据流的读写转换和域运算,最终得到完整的二元域ECC协处理器电路。本发明的效果在于,在曲线参数改变的情况下,能够灵活地产生相对应的协处理器电路。
搜索关键词: 一种 自动 生成 二元 ecc 处理器 电路 设计 方法
【主权项】:
1、一种自动生成二元域ECC协处理器电路的设计方法,其特征是,所述设计方法包括下列顺序执行的步骤:步骤1:设置域参数m;步骤2:设置不可约域多项式f(x);步骤3:设置乘法器字长位数;步骤4:根据域参数m、不可约域多项式f(x)、乘法器字长位数,设定输入:k=2或k=4;输出:C(x)=A(x)·B(x)modf(x);利用迭代过程,产生相应的运算单元ci;步骤5:将每位ci运算单元的逻辑电路映射到相应的叶单元中的模乘部分;步骤6:确定每个叶单元的平方结果和输入ai的逻辑关系;步骤7:设置AUC指令集,控制数据通路中的多路选择器,实现数据流的读写转换和域运算,最终得到完整的二元域ECC协处理器电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810239350.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top