[发明专利]一种自动生成二元域ECC协处理器电路的设计方法有效
申请号: | 200810239350.8 | 申请日: | 2008-12-10 |
公开(公告)号: | CN101464920A | 公开(公告)日: | 2009-06-24 |
发明(设计)人: | 白国强;赵晖;陈弘毅 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50;G06F7/72 |
代理公司: | 北京众合诚成知识产权代理有限公司 | 代理人: | 童晓琳 |
地址: | 100084北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 自动 生成 二元 ecc 处理器 电路 设计 方法 | ||
1.一种自动生成二元域ECC协处理器电路的设计方法,其特征是,所述设 计方法包括下列顺序执行的步骤:
步骤1:设置域参数m;
步骤2:设置不可约多项式f(x),所述不可约多项式f(x)为三项式或五项式;
步骤3:设置乘法器字长位数,所述乘法器字长位数为2或者4;
步骤4:根据域参数m、不可约多项式f(x)、乘法器字长位数,设定输入: k=2或k=4,0≤l≤m/k、且为整数; 输出:C(x)=A(x)·B(x)mod f(x);利用迭代过程,产生相应的运算单元ci;
步骤5:将每位ci运算单元的逻辑电路映射到相应的叶单元中的模乘部分;
步骤6:确定每个叶单元的平方结果和输入ai的逻辑关系;
步骤7:设置AUC指令集,控制数据通路中的多路选择器,实现数据流的 读写转换和域运算,最终得到完整的二元域ECC协处理器电路。
2.根据权利要求1所述的一种自动生成二元域ECC协处理器电路的设计方 法,其特征是,所述叶单元,根据设置的乘法器的字长位数确定,即如果乘法器 字长位数为2位,则叶单元采用2位并行模乘器;如果乘法器字长位数为4位, 则叶单元采用4位并行模乘器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810239350.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:射频功率放大器电路及其控制方法
- 下一篇:一种消除激光散斑效应的光学结构