[发明专利]电路布局的线迹检查方法有效
| 申请号: | 200810179698.2 | 申请日: | 2008-12-01 |
| 公开(公告)号: | CN101751482A | 公开(公告)日: | 2010-06-23 |
| 发明(设计)人: | 何振东;吴晟瑞 | 申请(专利权)人: | 英业达股份有限公司 |
| 主分类号: | G06F17/50 | 分类号: | G06F17/50 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈亮 |
| 地址: | 中国台湾台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种电路布局的线迹检查方法。于布局图中,选取布局线迹作为检查线迹,其中此布局线迹具有多条线段。沿着布局线迹,选择上述线段中的第一线段与第二线段分别作为第一比较线与第二比较线,其中第一线段具有第一端点与第二端点,第二线段具有第三端点与第四端点,且上述第二端点与上述第三端点连接成共同端点。依据第一端点、第四端点以及共同端点的坐标位置,判断第一比较线与第二比较线之间的夹角是否小于等于90度,以产生判断结果。若判断结果为是,则产生提示讯息。 | ||
| 搜索关键词: | 电路 布局 检查 方法 | ||
【主权项】:
一种电路布局的线迹检查方法,包括:于一布局图中,选取一布局线迹作为一检查线迹,其中该布局线迹具有多条线段;沿着该检查线迹,选择该些线段中的一第一线段与一第二线段分别作为一第一比较线与一第二比较线,其中该第一线段具有一第一端点与一第二端点,该第二线段具有一第三端点与一第四端点,且该第二端点与该第三端点连接成一共同端点;依据该第一端点、该第四端点以及该共同端点的坐标位置,判断该第一比较线与该第二比较线之间的一夹角是否小于等于90度,以产生一判断结果;以及若该判断结果为是,则产生一提示讯息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英业达股份有限公司,未经英业达股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810179698.2/,转载请声明来源钻瓜专利网。





