[发明专利]存储器设备、存储器控制器和存储器系统有效
申请号: | 200710130542.0 | 申请日: | 2007-07-11 |
公开(公告)号: | CN101206912A | 公开(公告)日: | 2008-06-25 |
发明(设计)人: | 池田仁史;佐藤贵彦;神田达哉;内田敏也;小林广之;白川晓;宫本哲生;山本喜史;大塚龙志;高桥秀长;栗田昌德;镰田心之介;佐藤绫子 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | G11C8/12 | 分类号: | G11C8/12;G11C8/14;G11C7/10 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 赵淑萍 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种存储器设备、存储器控制器和存储器系统。该存储器设备具有:多个存储体,每个存储体具有存储器单元阵列,所述存储器单元阵列具有分别由行地址选择的多个页区域,并且每个存储体由存储体地址选择;行控制器,所述行控制器响应于第一操作代码控制每个存储体内页区域的激活;以及一组数据输入/输出端子。每个被激活的页区域内的存储器单位区域是基于列地址访问的。行控制器响应于与第一命令一起提供的多存储体信息数据和提供的存储体地址生成用于多个存储体的存储体激活信号,并响应于提供的存储体地址和提供的行地址生成多个存储体中的每一个的行地址。这多个存储体响应于存储体激活信号和由行地址计算器生成的行地址激活页区域。 | ||
搜索关键词: | 存储器 设备 控制器 系统 | ||
【主权项】:
1.一种存储多个数据项并且响应于存储体地址、行地址和列地址访问所存储的数据项的存储器设备,所述存储器设备包括:多个存储体,每个存储体具有存储器单元阵列,所述存储器单元阵列具有分别由行地址选择的多个页区域,每个存储体由存储体地址选择;行控制器,所述行控制器响应于第一操作代码控制每个存储体内页区域的激活;以及一组数据输入/输出端子,其中每个被激活的页区域内的存储器单位区域是基于所述列地址访问的,所述行控制器具有:多存储体激活控制器,所述多存储体激活控制器响应于与所述第一操作代码一起提供的多存储体信息数据和提供的存储体地址生成用于所述多个存储体中的每一个的存储体激活信号;以及行地址计算器,所述行地址计算器响应于提供的存储体地址和提供的行地址生成所述多个存储体中的每一个的行地址,并且所述多个存储体响应于所述存储体激活信号和由所述行地址计算器生成的行地址激活所述页区域。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710130542.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种中国结编织配套的仿镂空木雕艺术品
- 下一篇:错峰电站