[发明专利]可编程晶体振荡器有效
| 申请号: | 98802217.6 | 申请日: | 1998-02-03 |
| 公开(公告)号: | CN1246219A | 公开(公告)日: | 2000-03-01 |
| 发明(设计)人: | J·W·法利斯加德;E·S·特雷费森 | 申请(专利权)人: | 福克斯企业股份有限公司;杰特西提电子公司 |
| 主分类号: | H03B5/36 | 分类号: | H03B5/36 |
| 代理公司: | 上海专利商标事务所 | 代理人: | 陈亮 |
| 地址: | 美国佛*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 可编程 晶体振荡器 | ||
1.一种计时电路,其特征在于包含:
用于产生源频率的晶体;
耦合到所述晶体的可编程负载电路;
耦合用于接收所述源频率的振荡器电路;
耦合到所述振荡器电路用于接收所述源频率的倍频器电路;及
编程电路,配置来提供第一编程数据给所述可编程负载电路,以调节所述源频率,并提供第二编程数据提供给所述倍频器电路,从而使所述倍频器电路提供输出频率,它大致上等于所述调节源频率与由所述第二编程数据所指定倍增因。
2.如权利要求1所述的计时电路,其特征在于所述可编程负载电路是可编程的容性负载电路。
3.如权利要求2所述的计时电路,其特征在于所述源频率通过耦合到所述晶体的源频率路径而加以提供,所述可编程容性负载电路包含:
多个电容器,把被选的所述多个电容器之一耦合到所述源频率的路路。
4.如权利要求3所述的计时电路,其特征在于所述可编程容性负载电路还包含:
多个开关元件,每一个都具有共同连接到所述源频率路径的第一终端,以及耦合到所述多个电容器中相应之一的第二端。
5.如权利要求4所述的计时电路,其特征在于所述编程电路根据存储在那里的所述第一编程数据产生多个输出信号,所述多个输出信号提供给所述可编程容性负载电路,以激励所述多个开关元件中选出的一个开关元件,从而使所述电容器的相应之一连接到所述源频率的路径。
6.如权利要求4所述的计时电路,其特征在于所述多个开关元件的每一个都包含一个MOS晶体管。
7.如权利要求1所述的计时电路,其特征在于所述倍频器包含锁相环电路。
8.如权利要求1所述的计时电路,其特征在于所述第二编程数据包含第一参数P和第二参数Q,所述输出频率(Fout)和所述调节源频率(Fadj)满足:
Fout=Fadj(P/Q)
9.如权利要求7所述的计时电路,其特征在于所述倍频器环电路包含:
第一分频器,用于将所述经调节的源频率除以所述第二编程数据的第一参数,以产生第一频率;
包含在所述锁相环电路中的第二分频器,用于将所述输出频率除以所述第二编程数据的第二参数,以产生第二频率;及
包含在所述锁相环电路中并被耦合以接收所述第一和第二频率的探测器,所述探测器响应于所述第一和第二频率而输出控制信号,用以控制所述输出频率的产生。
10.如权利要求9所述的计时电路,其特征在于还包含:
第三分频器电路,耦合到所述锁相环电路和所述编程电路,用于将所述输出频率除以存储在所述编程电路中的所述第二编程数据的第三参数。
11.如权利要求7所述的计时电路,其特征在于提供所述被调节的源频率给分频器电路,以产生小于200Khz的所述锁相环电路的环路频率。
12.如权利要求11所述的计时电路,其特征在于所述环路频率在32KHz到50Khz的范围以内。
13.如权利要求11所述的计时电路,其特征在于所述环路频率在42.395KHz到43.058KHz的范围以内。
14.如权利要求9所述的计时电路,其特征在于所述探测器根据所述一和第二频率之间的相位差,输出所述控制信号,所述锁相环电路还包含:
电荷泵电路,接收所述控制信号以及相应地输出DC信号;
环路滤波器;及
通过所述环路滤波器耦合到所述电荷泵的压控振荡器,所述压控振荡器在所述DC信号的控制下产生所述输出频率。
15.如权利要求1所述的计时电路,其特征在于还包含专用的外部编程序端,用于送入所述第一和第二编程数据,以存储在包含在所述编程电路中的可编程只读存储器中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福克斯企业股份有限公司;杰特西提电子公司,未经福克斯企业股份有限公司;杰特西提电子公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/98802217.6/1.html,转载请声明来源钻瓜专利网。





