[实用新型]三维地理信息处理装置无效
| 申请号: | 97222088.7 | 申请日: | 1997-07-25 |
| 公开(公告)号: | CN2304945Y | 公开(公告)日: | 1999-01-20 |
| 发明(设计)人: | 刘渭洁;肖春晖;王利民;陈秋芳;赵晓峰;康炳峰 | 申请(专利权)人: | 电子工业部第五十四研究所 |
| 主分类号: | G06F19/00 | 分类号: | G06F19/00 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 050081 河北省石家庄市中*** | 国省代码: | 河北;13 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 三维 地理 信息处理 装置 | ||
1、一种由计算机(1)、数据采集存储器(2)、网卡(3)、(4)、高分辨率监示器(5)、TVGA卡(7)、图像板(8)、数据压缩卡(10)、PC总线(11)组成的三维地理信息处理装置,其特征在于还有设备接口板(6)、图形处理板(9)组成,其中计算机(1)通过双向PC总线(11)插接网卡(4)连接,通过双向PC总线(11)串接设备接口板(6)后与外接的彩色扫描仪(12)连接,计算机(1)通过并行接口与外接的绘图机(13)连接,通过双向PC总线(11)串接TVGA卡(7)后与外接的显示器(14)连接,通过双向PC总线(11)串接图像板(8)后与高分辨率显示器(5)连接,通过双向PC总线(11)串接图形处理板(9)后与高分辨率监视器(5)并接,通过双向PC总线(11)与数据压缩卡(10)连接,数据采集存储器(2)通过PC总线(11)插接网卡(3)连接、并外接显示器(15),网卡(3)、(4)之间用细缆连接。
2、根据权利要求1所述的三维地理信息处理装置,其特征在于设备接口板(6)由地址译码器(16)、中断判优器(17)、DMA判优器(18)、GPIB适配器(19)、配置开关和跳线器(20)、插头(21)、缓冲和数据路径选择器(22)组成,其中缓冲和数据路径选择器(22)出入端1至8脚通过8根双向数据总线D分别与中断判优(17)、DMA判优器(18)和GPIB适配器(19)出入端各1至8脚连接、出端9至13脚通过5根管理总线G分别与中断判优器(17)、DMA判优器(18)和GPIB适配器(19)入端各9至13脚连接、出入端14至16脚通过3根双向信息交换总线X分别与中断判优器(17)、DMA判优器(18)、GPIB适配器(19)出入端各14至16脚连接、出入端18至25脚通过8根双向地址总线A与PC总线(11)出入端1至8脚连接、出入端26至33脚通过8根双上向数据总线D与PC总线(11)出入端9至16脚连接、入端34至41脚通过8根控制总线C与PC总线(11)出端17至24脚连接、入端17脚分别与地址译码器(16)出端10脚及GPIB适配器(19)入端33脚并联、出端42脚接电源+V电压端、出端43脚接地端;地址译码器(16)出入端1至8脚通过双向地址总线A与PC总线(11)出入端25至32脚连接、入端9脚与配置开关和跳线器(20)出端2脚连接、出端11脚接地端、出端12脚与电源+V电压端连接;中断判优器(17)入端19脚与配置开关和跳线器(20)出端1脚连接、入端18脚与DMA判优器(18)出端23脚连接、入端17脚与GPIB适配器(19)出端34脚连接、入端21脚与电源+V电压端连接、入端20脚接地端;DMA判优器(18)入端17脚、出端18脚分别与GPIB适配器(19)出端35脚及入端36脚连接、入端19、20脚二根中断控制信号线分别与配置开关和跳线器(20)出端6、7连接、入端21脚接地端、入端22脚与电源+V电压端连接;配置开关和跳线器(20)入端3、4、5脚三根中断选通线与PC总线(11)出端33至35脚连接;GPIB适配器(19)出入端17至32脚通过双向数据地址复用总线与插头(21)入端17至32脚连接、入端37脚与电源+V电压端连接、入端38脚接地端;插头(21)出入端1至8脚通过8根双向数据总线D、出入端9至13脚通过5根管理总线G、出入端14至16脚通过3根双向信息交换总线X分别与外接的彩色扫描仪(12)的出入端1至8脚、出入端9至13脚及出入端14至16脚连接,PC总线(11)入端36脚接地端、入端37脚与电源+V电压端连接。
3、根据权利要求1或2所述的三维地理信息处理装置,其特征在于图形处理板(9)由接口电路(23)、图形处理器(24)、GAL控制器(25)、可编程晶振(26)、逻辑控制器(27)、主视频存储器(28)、覆盖位面存储器(29)、数据存储器(30)、D/A转换器(31)、串行接口(32)、(33)、模拟开关(34)组成,其中接口电路(23)入端1至24脚通过24根地址总线A与PC总线(11)出端38至61脚连接、出入端25至40脚通过16根双向数据总线D与PC总线(11)出入端62至77脚连接、出端41至72脚通过32根双向数据地址复用总线与图形处理器(24)出入端1至32脚连接、入端73、74脚并接地端、入端75、76脚并接电源+V电压端;图形处理器(24)出端33至64脚通过32根地址数据复用总线分别与主视频存储器(28)、覆盖位面存储器(29)、数据存储器(30)、串行接口器(32)、(33)的各入端1至32脚并接、出端65至73脚通过9根行列复用地址总线分别与可编程晶振(26)、逻辑控制器(27)、GAL控制器(25)的各入端1至9脚并接、入端74、75脚并接电源、出端76、77脚并接地端;GAL控制器(25)出端11脚与覆盖位面存储器(29)入端33脚连接、出端12脚与主视频存储器(28)入端33脚连接、入端10脚与逻辑控制器(27)出端10脚连接、出端13脚接地端、入端14脚与电源+V电压端连接;可编程晶振(26)出端16脚与D/A转换器(31)入端56脚连接、出端15脚与图形处理器(24)入端78脚连接、入端10脚与逻辑控制器(27)出端15脚连接、出端11、12脚与地端并接、入端13、14脚与电源+V电压端连接;逻辑控制器(27)出端11脚、12脚与地端并接、入端13、14脚与电源+V电压端连接;主视频存储器(28)入端66、67脚与电源+V电压端连接、出端68、69脚与地端连接、出端34至65脚通过32根像素数据总线与D/A转换器(31)入端1至32脚连接;覆盖位面存储器(29)出端38至53脚通过16根像素数据总线与D/A转换器(31)入端33至48脚连接、出端34、35脚与地端并接、入端36、37脚与电源+V电压端连接;D/A转换器(31)入端52、53脚与地端连接、入端54、55脚与电源+V电压端连接、出端49、50、51脚分别通过三色信号线与模拟开关(34)入端1、2、3脚连接;串行接口(32)、(33)的各出端33、34脚接地端、各入端35、36脚与电源+V电压端连接、各出端37脚分别与外接接口A、B端连接;模拟开关(34)出端4至8脚分别与高分辨率监视器(5)各1至5脚连接、入端9、10脚与电源+V电压端连接、入端11、12脚与地端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子工业部第五十四研究所,未经电子工业部第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/97222088.7/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
G06F 电数字数据处理
G06F19-00 专门适用于特定应用的数字计算或数据处理的设备或方法
G06F19-10 .生物信息学,即计算分子生物学中的遗传或蛋白质相关的数据处理方法或系统
G06F19-12 ..用于系统生物学的建模或仿真,例如:概率模型或动态模型,遗传基因管理网络,蛋白质交互作用网络或新陈代谢作用网络
G06F19-14 ..用于发展或进化的,例如:进化的保存区域决定或进化树结构
G06F19-16 ..用于分子结构的,例如:结构排序,结构或功能关系,蛋白质折叠,结构域拓扑,用结构数据的药靶,涉及二维或三维结构的
G06F19-18 ..用于功能性基因组学或蛋白质组学的,例如:基因型–表型关联,不均衡连接,种群遗传学,结合位置鉴定,变异发生,基因型或染色体组的注释,蛋白质相互作用或蛋白质核酸的相互作用





