[发明专利]用于微型计算机的仿真系统及方法无效
| 申请号: | 97125732.9 | 申请日: | 1997-12-29 |
| 公开(公告)号: | CN1188276A | 公开(公告)日: | 1998-07-22 |
| 发明(设计)人: | 胜田博志 | 申请(专利权)人: | 日本电气株式会社 |
| 主分类号: | G06F9/455 | 分类号: | G06F9/455 |
| 代理公司: | 中科专利代理有限责任公司 | 代理人: | 刘晓峰,朱进桂 |
| 地址: | 日本国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 微型计算机 仿真 系统 方法 | ||
1.一种用于微型计算机的仿真系统,其特征在于包含:
位于CPU芯片上的CPU部分;
位于外围芯片上的外围部分;
所述CPU部分包括一个评价CPU;及
所述外围部分包括外围设备及一个用于产生具有基本频率的基本时钟信号的时钟发生器;
其中通过使用所述基片时钟信号产生用于所述评价CPU的第一时钟信号及用于所述外围设备的第二时钟信号。
2.根据权利要求1所述的系统,其特征在于还包括设在所述外围芯片上的分频器。
其中所述基本时钟信号的所述基本频率设定为与用于所述评价CPU的所述第一时钟信号的频率相等。
且其中所述第二时钟信号设定为是所述基本频率的分频;
还有其中通过使用所述分频器对所述基本时钟信号的所述基本频率分频来获得所述被分频的频率。
3.根据权利要求1所述的系统,其特征在于还包含设在所述外围芯片上的倍频器;
其中所述基本时钟信号的所述基本频率被设定为与用于所述外围设备的所述第二时钟信号的频率相等;
其中所述第一时钟钟信号设定为所述基本频率的倍频;
通过使用倍频器对所述基本时钟信号的基本频率倍频来给出所述被倍频的频率。
4.根据权利要求1所述的系统,其特征在于还包含用于传送开始及停止对所述CPU提供所述时钟信号的时钟控制信号的时钟控制线路。
且其中所述时钟控制线路将所述CPU与所述时钟发生器电连接。
5.根据权利要求4所述的系统,其特征在于其中所述时钟控制线路由用于将备用信号从所述CPU部分传送到所述外围部分的备用信号线路构成。
6.根据权利要求1所述的系统,其特征在于还包含用于存储位于所述CPU部分内的仿真程序的存储器。
7.一种用于微型计算机的仿真方法,其特征在于包含如下步骤:
(a)在位于外围芯片上的外围部分中产生一具有基本频率的基本时钟信号;
(b)使用所述基本时钟信号在所述外围芯片上产生用于评价CPU的第一时钟信号;
所述评价CPU被设在位于CPU芯片上的CPU部分内;
(c)使用所述基本时钟信号在所述外围芯片上产生用于外围设备的第二时钟信号;
所述外围设备被设在所述外围芯片上的外围部分内。
8.根据权利要求7所述的方法,其特征在于其中所述基本时钟信号的所述基本频率被设定为与用于所述评价CPU的所述第一时钟信号的频率相等。
且通过使用位于所述外围芯片上的分频器分频所述基本时钟信号的所述基本频率来产生所述第二时钟信号。
9.根据权利要求7所述的方法,其特征在于其中所述基本时钟信号的所述基本频率被设定为与用于所述外围设备的所述第二时钟信号的频率相等;
且通过使用位于所述外围芯片上的倍频器对所述基本时钟信号的所述基本频率倍频来产生所述第一时钟信号。
10.根据权利要求7所述的方法,其特征在于其中时钟控制信号在所述CPU及所述时钟发生器之间通过用于启动和中止提供到CPU的所述时钟信号的时钟控制线路进行传输。
11.根据权利要求10所述的方法,其特征在于用于从所述CPU部分向所述外围部分传输备用信号的备用信号线路被作为所述时钟控制线路使用。
12.根据权利要求7所述的方法,其特征在于使用存储在位于所述CPU部分内的存储器中的仿真程序进行仿真。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/97125732.9/1.html,转载请声明来源钻瓜专利网。





