[发明专利]信号处理电路无效
| 申请号: | 97105589.0 | 申请日: | 1997-06-20 |
| 公开(公告)号: | CN1086867C | 公开(公告)日: | 2002-06-26 |
| 发明(设计)人: | 国府望 | 申请(专利权)人: | 松下电器产业株式会社 |
| 主分类号: | H04B1/16 | 分类号: | H04B1/16 |
| 代理公司: | 北京市柳沈律师事务所 | 代理人: | 马莹 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 信号 处理 电路 | ||
本发明涉及一用于一移动无线电设备终端例如一寻呼机、一蜂窝电话或诸如此类的信号处理电路。
图3为表示安装在一信号处理电路中的一个CPU的配置的方框图,所述信号处理电路用于一传统的、移动无线电设备终端。图中,1表示一个振荡器;2表示一由一增益缓冲器或类似物组成的波形整形器;4表示一CPU的核心部分;5表示一程序ROM;6表示一RAM;7表示一I/O缓冲器(输入/输出缓冲器)。在CPU的操作过程中,首先,在由振荡器1产生的时钟信号波形被整形器2进行整形后,该时钟信号被提供给CPU核心部分4。然后,CPU核心部分借助作为参考时钟的该时钟信号,根据程序ROM 5的内容对RAM 6和I/O缓冲器7进行存取操作并进行所需的信号处理。
然而,在近来的信号处理电路中,对高速信号处理和小型电路的需求日益提高。为满足此需求,在传统的信号处理电路中,电路被设计成使得信号电路,例如波形整形器2,CPU核心部分4,程序ROM 5,RAM 6等等的杂散电容达到最小化。这导致该信号处理电路中可能发生电磁波幅射。此外,由于此信号处理电路总是与一个连接移动无线电设备终端的接收器联合使用,该信号处理电路和接收器被设置在相邻位置。因此,就出现了下列问题,即,幅射构成噪音分量,降低接收器的信噪比(S/N),从而明显降低接收质量。
因此,本发明的一个目的是提供一个信号处理电路,该电路不降低包含接收器的移动无线电设备终端的接收质量,因而克服了上述传统技术缺陷。
根据本发明的第一方面,提供了一种用于包含接收器的移动无线电设备终端的信号处理电路,包括:振荡器,用于产生一时钟信号,并且输出所述时钟信号;谐波分量减小电路,接收所述时钟信号,并且可操作以限制所述时钟信号的谐波分量电平,所述谐波分量减小电路输出与所述时钟信号相比有较低谐波分量电平的改进时钟信号;中央处理单元(CPU)核心部分,用于通过使用所述被改进的时钟信号作为参照信号进行信号处理。
根据本发明的第二方面,提供了一种用于包括接收器的移动无线电设备终端的信号处理电路,所述电路包括中央处理单元;一解码器;一显示器驱动器;其中至少所述中央处理单元、所述解码器和所述显示器驱动器之一包括一个谐波分量减小电路,用于接收一处理信号,限制处理信号的谐波分量电平,并产生与所述处理信号相比有较低谐波分量电平的改进的处理信号。
已发现幅射是由在运行过程中通过信号处理电路的信号的谐波分量的功率谱引起的。该幅射可达到很高的频率,其频带甚至可达到移动无线电设备终端的接收频率。根据本发明,由于在该信号处理电路中不产生谐波分量的功率谱,因而不产生幅射,因此可使该信号处理电路不会降低包含一个接收器的移动无线电设备终端的接收质量。
通过如下参照附图详细描述本发明,本发明的上述和其它目的、特点及优点将变得更加明显。附图中:
图1是一个表示根据本发明第一实施例的安装在一信号处理电路中的CPU部分的配置的框图;
图2是一个表示根据本发明第二实施例的使用该信号处理电路的寻呼机终端的配置的框图;
图3是一个表示安装在传统的信号处理电路中的CPU的配置的框图。
下面将参照附图描述本发明。在各图中,与现有技术示例相同的部分用同样的参照符号表示。
图1是一个表示根据本发明第一实施例的一安装在一信号处理电路中的CPU部分的配置的框图。图中,参照号1表示一振荡器;2表示一波形整形器;4表示一CPU核心部分;5表示一程序ROM;6表示一RAM;7表示一I/O缓冲器。上述配置与前述的现有技术的示例一致。本发明中,在现有技术的配置中增加了一个谐波分量减小电路,该减小电路与上述其它组件一起构成了一个整体的CPU11。以下将结合该实施例描述其工作过程。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于松下电器产业株式会社,未经松下电器产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/97105589.0/2.html,转载请声明来源钻瓜专利网。





