[发明专利]多端口总线桥互连器无效
| 申请号: | 95106079.1 | 申请日: | 1995-06-05 |
| 公开(公告)号: | CN1148214A | 公开(公告)日: | 1997-04-23 |
| 发明(设计)人: | 金利杰;李未 | 申请(专利权)人: | 北京航空航天大学 |
| 主分类号: | G06F15/163 | 分类号: | G06F15/163 |
| 代理公司: | 石油工业专利服务中心 | 代理人: | 刘天语 |
| 地址: | 100083*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 多端 总线 互连 | ||
1、一种多端口总线桥互连器,用于构成可连接多台独立计算机的总线桥网络,包括多个结构相同的、与结点机或者另外的总线桥连接的BBP互连端口(4),连接各个互连端口(4)的主链路(5)和处理器(6),主链路(5)是一个多端口双向交叉开关阵列,其每个端口的迅号线通过印刷电路板与互连端口(4)的对应讯号线相连,其内部的开关受处理器的控制接通或者断开,其特征在于,每个互连端口(4)包括以下三部分:
(1)、一个解决两相邻互连端口争用总线冲突的裁决逻辑单元,它设有如下裁决信号线:裁决启动信号ARACK*,优先权裁决BBPARD(4-8位),本端口优先权比较结果ARRESUS,对方互连端口的优先权比较结果ARRESUO;
(2)、总线桥数据端口,设有16-128根数据/地址线;
(3)、总线桥控制端口,设有如下控制线:胜方数据有效指示BBPDS*,地址有效指示BBPAS*;读写数据控制BBPR/W*;命令/数据指示BBPC/D*;负方数据确认指示BBPDACK*;负方端口准备就绪BBPREADY。
2、根据权利要求1所述的总线桥互连器,其特征在于,在BBP数据端口与主链路之间有一个选择逻辑电路(7),在链路建立阶段,它在控制命令寄存器(8)的控制下使数据端口与数据命令寄存器相连;在总线桥建立后,选择逻辑电路(7)使数据端口与主链路数据总线相连。
3、根据权利要求1或2所述的总线桥互连器,其特征在于,
(1)、在总线桥控制端口有一个生成数据确认信号BBPDS*的电路,它包括一个BBPDS*产生逻辑、一个选择逻辑和一个BBPDS*状态寄存器,在链路撤消复位信号和PCR控制信号的共同作用下,BBPDS*产生罗辑处于始态,胜方写数据触发信号在BBPDS*产生罗辑中生成BBPDS*信号,
(2)、在总线桥控制端口有一个生成数据收到确认信号BBPDACK*的电路,它包括一个BBPDACKR*产生逻辑、一个选择逻辑和一个BBPDACK*状态寄存器,在链路撤消复位信号和PCR控制信号共同作用下,BBPDACK*产生罗辑处于始态,负方读数据触发信号在BBPDACK*产生罗辑中生成BBPDACK*信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/95106079.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:健脑帽
- 下一篇:混凝土模壳板件的连接器





