[实用新型]一种电脑硬盘仿真卡无效
| 申请号: | 94211374.8 | 申请日: | 1994-05-23 |
| 公开(公告)号: | CN2194526Y | 公开(公告)日: | 1995-04-12 |
| 发明(设计)人: | 靳奕 | 申请(专利权)人: | 靳奕 |
| 主分类号: | G06F3/06 | 分类号: | G06F3/06 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518067 广*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 电脑 硬盘 仿真 | ||
本实用新型涉及一种电脑硬盘仿真卡,属计算机外部设备领域。
现有技术采用普通SSD电子盘卡来进行电脑硬盘仿真,这种方法虽然可以在功能上达到硬盘仿真的要求,但结构复杂,成本很高,无法普及和扩大应用领域。特别是现有技术在结构上还另外包括一个单独的指令产生电路和一个指令存贮器,更进一步地增加了结构上的复杂程度。参见中国实用新型专利[专利号90206931.4和91217241.X]。
本实用新型的目的在于提供一种与现有技术相比结构更为简单、成本更低、可靠性更高更便于普及应用的电脑硬盘仿真卡。
本实用新型的目的是这样实现的:一种由数字逻辑控制器和存贮器所组成的电脑硬盘仿真卡,数字逻辑控制器包括总线接口控制电路、分页共享式存贮器控制电路和页地址电阻群三部分。
总线接口控制电路与微机总线上的地址总线和控制总线相连,其作用是利用地址总线和控制总线对地址进行译码,产生存贮器控制信号和分页共享式存贮器控制电路的时序控制信号。分页共享式存贮器控制电路与微机地址总线、数据总线和总线接口控制电路所产生的时序控制线相连,微机地址总线作用于分页共享式存贮器控制电路,将存贮器在微机地址空间内以分页共享的形式分成两个存贮器窗口映象,微机数据总线和总线接口控制电路所产生的时序控制线作用于分页共享式存贮器控制电路,使上述两个存贮器窗口映象共享同一块存贮器,其中一个窗口映象是BIOS,另一个窗口映象是硬盘仿真存贮体,卡上所固化的操作系统、常用命令程序、汉字系统和其它程序就保存在这个存贮体当中。分页共享式存贮器控制电路所产生的页地址总线,可将存贮器分成多个页面,利用页寻址的方式透过较小的存贮器窗口映象寻址很大的存贮器空间,上述硬盘仿真存贮体便工作于这一模式下,因此这种控制体制一方面使存贮器共享成为可能,另一方面又使存贮器的控制与寻址成为现实,很好地实现了存贮器的分页共享功能,所带来的积极效果就是省去了传统的BIOS专用控制程序存贮器和相应的控制电路,不但降低了成本而且简化了电路。存贮器与微机总线上的地址总线和数据总线相连,同时还与总线接口控制电路所产生的存贮器控制线以及分页共享式存贮器控制电路所产生的页地址总线相连,总线接口控制电路所产生的控制线其作用是控制存贮器的读写。微机地址总线和分页共享式存贮器控制电路所产生的页地址总线共同加载于存贮器,产生存贮器物理地址,BIOS的程序指令以及硬盘仿真存贮体内的数据均通过微机数据总线传送至微机。连接至存贮器的地址总线的宽度限定了存贮器窗口映象的大小;页地址总线的宽度限定了页面的数量。页地址总线电阻群与分页共享式存贮器控制电路所产生的页地址总线相连,每一根页地址线均与相应的一支电阻相连接,页地址总线电阻群的作用是在页地址总线浮空的情况下,仍能保证页地址总线上出现特定的页地址,避免了该总线出现数据不确定状态,为分页共享的控制创造条件,页地址总线电阻群可由电阻排或多个分立电阻构成。存贮器由非易失性半导体存贮器构成,这类存贮器包括EPROM、EEPROM、MASKROM、FLASH MEMORY、PROM等,采用非易失性存贮器的作用是保证数据的长年保存以及断电后不丢失数据,因此也提高了可靠性。存贮器可由一片大容量半导体存贮器芯片构成也可由多片构成。总线接口控制电路还可与一个地址选择器相迷连,地址选择器采用数位拔动开关结构,其作用是设定存贮器窗口映象在微机地址空间的起始位置,并提供若干种选择以满足在电脑不同配置情况下工作的需要,提高适用性。总线接口控制电路与分页共享式存贮器控制电路可分别由门阵列芯片或ASIC芯片构成,从而提高了集成度,进一步简化以电路结构,减少了PCB板的面积,也更进一步降低了成本,同时还提高了硬盘仿真卡的保密程度。整个硬盘仿真卡被制成标准的微机插卡,可插入微机标准总线插口并固定于机箱之上。
本实用新型具有以下突出特点:
(1)采用分页共享式存贮器控制方式工作,使程序和数据共享同一存贮器,不但节省了程序存贮器和相应的控制电路,而且还可以透过较小的窗口映象管理较大的存贮器空间,简化了结构,降低了成本,提高了可靠性;
(2)数字逻辑控制器的独有结构有利于采用门阵列和其他超大规模集成电路设计实现,因此提高了集成度,进一步简化了电路设计、提高了保密性,同时由于元器件总数的降低、PCB板面积的减少,更进一步降低了成本,提高了可靠性;
(3)能够管理大容量内存,仿真大容量磁盘,因此功能较强;
(4)采用微机标准总线接口,兼容性、适用性较强;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于靳奕,未经靳奕许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94211374.8/2.html,转载请声明来源钻瓜专利网。





