[发明专利]码分多址系统中提供译码器位数据的方法及多速率译码器无效
| 申请号: | 94193504.3 | 申请日: | 1994-09-23 |
| 公开(公告)号: | CN1096163C | 公开(公告)日: | 2002-12-11 |
| 发明(设计)人: | 丹尼尔R·金得里得;布赖恩K·巴特勒;伊弗雷姆·泽哈维;杰克K·沃乐夫 | 申请(专利权)人: | 夸尔柯姆股份有限公司 |
| 主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L1/20;H04L1/08;H04L25/02;H04L25/03;H03M13/41 |
| 代理公司: | 上海专利商标事务所 | 代理人: | 陈亮 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 码分多址 系统 提供 译码器 数据 方法 速率 | ||
1.一种响应于表示数据速率为Ri的原始位数据的码符号数据的传输用以提供经译码的位数据的方法,其中,Ri为两种或更多种预定的原始位数据速率中的一种数据速率,该方法用包括输入缓冲器、卷积译码器和输出缓冲器的译码器装置来执行,该方法包括下列步骤:
以预定持续时间的帧形式传输所述码符号数据,其中使所述码符号数据的每个所述顺序帧之间的转换强制进入预定的状态;
在所述输入缓冲器内接收并存储所述码符号数据的所述传输的顺序段;
在所述卷积译码器中把所述顺序段中的任一段译码成两组或两组以上的经译码的位数据分组〔Pi〕,每个分组Pi包括:
对应于所述数据速率为Ri的原始位数据的经译码的位数据Ii;和
表示所述任一段内的符号差错情况和所述经译码的位数据内的数据差错情况的质量量度数据Qi;以及
把所述两组或两组以上的分组存储在所述输出缓冲器内。
2.如权利要求1所述的方法,其特征在于,表示各所述经译码的位数据内每一帧中的数据差错情况的所述质量量度数据Qi包括:
质量量度(QM),表示预定的质量阈值(QT)与在所述经译码比特的数据的顺序帧之间进行每次所述转换时对所述零状态进行译码的概率大小的比较结果。
3.如权利要求1所述的方法,其特征在于,所述码符号数据根据编码算法表示所述原始位数据,该方法进一步包括下列步骤:
根据所述编码算法对至少两组经译码的位数据分组{Pi}的每组进行重编码,以产生局部码符号数据分组(Li);
把所述码符号数据与所述至少两组的局部码符号数据分组〔Li〕中的每组比较,以产生它们之间的差的质量量度(Qi);
把至少两个质量量度{Qi}存储在所述输出数据缓冲器内。
4.如权利要求1所述的方法,其特征在于,具有第一位数据速率的数据帧包括经编码的数据比特分组,每个分组包括循环冗余检查比特,该方法包含另外的无顺序的步骤:
用所述循环冗余检查比特确定所述数据比特分组的差错率;
产生指示所述差错率的质量量度(Qi);
把至少两个质量量度{Qi}存储在所述输出缓冲器内。
5.一种响应于表示数据速率为Ri的原始位数据的码符号数据的传输用以提供经译码的位数据的多速率译码器,其中,Ri为两种或更多种预定的原始位数据速率中的一种数据速率,该多速率译码器包含:
输入缓冲器装置,接收并存储所述码符号数据的所述传输的顺序段;所述码符号数据是以预定持续时间的帧形式来传输,所述码符号数据的每个所述顺序帧之间的转换强制进入预定的状态;
译码器装置,连接到所述输入缓冲器装置,把所述顺序段中的任一段译码成两组或两组以上的经译码的位数据分组{Pi},每个分组Pi包括:
对应于所述数据速率为Ri的原始位数据的经译码的位数据Ii;和
表示所述任一段内的符号差错情况和所述经译码的位数据内的数据差错情况的质量量度数据Qi;以及
输出缓冲器装置,联接到所述译码器装置,存储所述两组或更多组分组。
6.如权利要求5所述的多速率译码器,其特征在于,所述编码符号数据表示经编码的原始位数据的一串Ni个复制品。
7.如权利要求6所述的多速率译码器,其特征在于,进一步包含:
连接到所述译码器装置上的质量量度装置,产生表示预定的质量阈值(QT)与在所述经译码的位数据的顺序帧之间进行每次所述转换时对所述零状态进行译码的概率大小的比较结果的Yamamoto质量量度(YQM)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于夸尔柯姆股份有限公司,未经夸尔柯姆股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94193504.3/1.html,转载请声明来源钻瓜专利网。





