[发明专利]高清晰度电视分配器无效
| 申请号: | 94107615.6 | 申请日: | 1994-12-27 |
| 公开(公告)号: | CN1052365C | 公开(公告)日: | 2000-05-10 |
| 发明(设计)人: | 宋镇旭;李金沃 | 申请(专利权)人: | 现代电子产业株式会社 |
| 主分类号: | H04N7/015 | 分类号: | H04N7/015;H04N7/10 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 杨国旭 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 清晰度 电视 分配器 | ||
本发明一般涉及到一种高清晰度电视的分配设备,特别是涉及到一种高清晰度电视的分配器,其中,可以去除一个中央缓存器的标题数据,以避免对一个输入的串行数据作每次24位的并行处理期间所产生的误差,并使得在完成一个系统的组合之后消除这些误差变得容易,同时由于仅对一个写地址的一位的启动进行控制,所以可以执行一个稳定的数据处理。
一个数字高清晰度电视HDTV的分配器是这样一种设备,即它可以把串行输入给它的数据分配成想要的并行数据块。
通常,输入给所述分配器的串行数据被以每次24位地进行并行处理,然后,被记录在一个中央缓存器中。此时,由于在记录之前把24位数据写到所述中央缓冲器上而没有清除所述的标题数据,因而在所述的数据处理期间,所述中央缓存器的标题数据就会产生多个误差。另外,由于所述中央缓存器在读出数据时以一个串行位的形式控制一个地址,所以这种现有技术的分配器的缺点还在于其数据处理不稳定。
本发明的一个目的就是要克服上述的问题和缺点。因此,本发明提供一种HDTV的分配器,在这种分配器中,去除了所述中央缓冲存贮器的所述标题数据,从而可以避免在一个输入的串行数据被进行每次24位的并行处理中产生误差,并且当所述的中央缓冲器开始读出数据时,仅仅控制所写地址的一位的开始,从而使得能够稳定地对所述数据进行处理。
为了实现这里所体现和简述的本发明这个和那个目的,所述分配器包括一个用于存贮一个实验模型的装置,该装置存贮所述的模型,从而可以在所述分配器本身之内进行测试;包括用于产生一个模型的装置,该装置输出从存贮在所述用于存贮所述试验模型装置的所述实验模型中选择出的一个和从外部所输入的任一数据;包括一个中央处理装置,该装置用于在清除所达标题数据之后每次24位地并行输出从所述用于产生所述模型的装置中所选择的串行数据;包括一个中央缓存器,该装置用于存贮由所述中央处理装置所输入的数据并控制处理速度;还包括一个变长译码器,用于对从所述中央处理装置发送的数据长度进行译码。
构成本说明书一部分的附图示出了本发明的一个实施例,并且与说明一起用作对本发明之原理进行解释。
图1示出了依据本发明最佳实施例的一个高清晰度电视分配器的方框图。
图2示出了将一个数据发送给图1所示的一个中央缓存器的中央处理单元的方框图。
图3示出了对图1所示之中央缓存器进行数据读/写控制的一个中央处理单元的方框图。
图4A示出了图1所示之中央处理单元运算装置的方框图。
图4B示出了图1所示之中央处理单元的启始片代码运算装置的方框图。
图5示出了一个方框图,其中,一个中央处理单元读入一个数据,并将其输出给图1所示的一个变长译码器。
下面参看本发明的一个最佳实施例,该实施例示于附图之中。
图1示出了一个最佳实施例,该装置包括:一种用于存贮一个实验模型1(存有一个模型)的装置,从而使得可以在所述分配器本身之内进行测试;一个用于产生所述模型2的装置,该装置用于输出从存贮在用于存贮所述实验模型1中的所述实验模型中所选择的一个模型和从一个外部设备所输入的17MHz位数据A1;一个中央处理装置3,该装置用于在清除所述标题数据后每次24位地并行输出从所述用于产生所述模型2的装置中所选择出来的串行数据,并控制所述的处理速度;和一个由第一到第五译码器5a-5d所组成的变长译码器5,该译码器5用于对从所述中央处理装置3所输入并被进行每次24位并行处理的数据的可变长度进行译码。
图2示出了一个包括有一个串/并转换器6的中央处理装置3,该串/并转换器6将17MHz串联输入的位数据A1转换成并行输出的32位数据;所述中央处理装置3还包括:一个第一比较器7,用于根据对从所述串/并转换器6输出的32位并行数据进行比较的结果来检测32位的帧起始代码A2;一个第2比较器8,用于检索从所述串/并转换器6输出的32位并行数据中从较低序号开始的连续24位零数据,并作为一个短数据识别并清除它们;一个数据计数电路9,该计数电路9用于对来自由所述串/并转换6输出的32位片数据起始代码的数据进行计数,并每次输出24位;和一个缓存器10,用于在一个中央缓存器上写入由一个外部使能信号A4所使能的24位数据。
下面将参照附图来详细描述由上述之器件所构成的本发明最佳实施例的工作效率。
首先,如图1所示,所述的图形产生电路2向所述的中央处理单元3输入一个从由所述实验模型产生电路2所产生的实验模型中所选择出来的一个实验模型和从一个外部设备所串行输入的数据A。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于现代电子产业株式会社,未经现代电子产业株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94107615.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:直流电流传感器
- 下一篇:墨盒和使用它的喷墨记录设备





