[发明专利]多位十进制-BCD码快速转换电路无效
| 申请号: | 94107447.1 | 申请日: | 1994-07-22 |
| 公开(公告)号: | CN1034383C | 公开(公告)日: | 1997-03-26 |
| 发明(设计)人: | 郭业樵;罗艳强 | 申请(专利权)人: | 中国航空工业总公司第014中心 |
| 主分类号: | H03M5/00 | 分类号: | H03M5/00 |
| 代理公司: | 兵器工业专利事务所 | 代理人: | 刘东升 |
| 地址: | 河南省洛阳*** | 国省代码: | 河南;41 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 十进制 bcd 快速 转换 电路 | ||
1、一种多位十进制-BCD码快速转换电路,包括一个十进制-BCD译码器(2),它将键盘(1)发出的十进制数变成BCD码,其特征在于,
(1)、有一个由多个并列的锁存电路组成的、能锁存并输出多组从译码器发出的BCD码的锁存器(4);
(2)、在译码器(2)和锁存器(4)之间有一个时序控制电路(3),它按照译码器(2)发出的每组BCD码的次序,向锁存器(4)发出步进选通脉冲,由高位到低位依次选通锁存器中的锁存电路;
(3)、在译码器(2)和时序控制电路(3)之间有一个消抖电路(6),它接收译码器发出的、与每组BCD码同步的时序信号,经消抖整形后输入时序控制电路(3)进行步进选通;在时序控制电路(3)和锁存器(4)中的每个锁存电路之间有一个二输入端与门(8),时序控制电路(3)的选通输出端分别和每个与门(8)的一个输入端连接,与门(8)的输出端和锁存器中各个锁存电路的CP端连接;
(4)、有一个微分电路(7),其输入端与消抖电路(6)的输出端连接,其输出端与上述每个与门(8)的另一个输入端连接;
(5)、有一个清零电路(5),它根据键盘(1)的清零指令向时序控制电路(3)和锁存器(4)发出清零脉冲。
2、根据权利要求1所述的转换电路,其特征在于,所说的锁存器(4)由多个并列的锁存电路组成,每个锁存电路由一片四D锁存集成电路4042和一片四与门集成电路4081组成,集成电路4042的四个输入端D1~D4分别与集成电路4081的四个与门的输出端连接,该四个与门分别有两个输入端,其中一个与时序控制电路(3)中对应的选通输出端连接,另一个与译码器(2)的四个输出端分别连接。
3、根据权利要求1或2所述的转换电路,其特征在于,所说的消抖电路(6)由RC延时电路和整形电路串联组成;所说的微分电路(7)由并联有二极管的电阻R2和电容C3构成的串联回路组成。
4、根据权利要求1或2所述的转换电路,其特征在于,所说的时序控制电路(3)由十进制计数器4017组成。
5、根据权利要求3所述的转换电路,其特征在于,所说的时序控制电路(3)由十进制计数器4017组成。
6、根据权利要求3所述的转换电路,其特征在于,在与门(8)和锁存电路之间有消除竞争电路(9),它由二极管D36、电容C4和电阻R10构成,二极管的正极接与门(8)的输出,其负极接锁存电路的CP端,电容C4和电阻R10并联后接在二极管D36负极与地之间。
7、根据权利要求4所述的转换电路,其特征在于,在与门(8)和锁存电路之间有消除竞争电路(9),它由二极管D36、电容C4和电阻R10构成,二极管的正极接与门(8)的输出,其负极接锁存电路的CP端,电容C4和电阻R10并联后接在二极管D36负极与地之间。
8、根据权利要求5所述的转换电路,其特征在于,在与门(8)和锁存电路之间有消除竞争电路(9),它由二极管D36、电容C4和电阻R10构成,二极管的正极接与门(8)的输出,其负极接锁存电路的CP端,电容C4和电阻R10并联后接在二极管D36负极与地之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航空工业总公司第014中心,未经中国航空工业总公司第014中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94107447.1/1.html,转载请声明来源钻瓜专利网。





