[实用新型]一种抗干扰微型计算机无效
| 申请号: | 90223538.9 | 申请日: | 1990-11-15 |
| 公开(公告)号: | CN2080685U | 公开(公告)日: | 1991-07-10 |
| 发明(设计)人: | 江诗谦 | 申请(专利权)人: | 江诗谦 |
| 主分类号: | G06F1/28 | 分类号: | G06F1/28 |
| 代理公司: | 北京市科技专利事务所 | 代理人: | 毛唯鸣 |
| 地址: | 100007*** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 抗干扰 微型计算机 | ||
1、一种抗干扰微型计算机,由一个CPU单元,一个存储单元,一个接口单元连接组成,具有一个用于连接供电电源的电源连接端和系统接地端,该电源连接端与上述的CPU单元、存储单元、接口单元的电源连接端相连接,该系统接地端与上述的CPU单元、存储单元、接口单元的接地端相连接;其特征在于:还具有一个由IC7705型电压监视用集成电路及与它配合使用的元件构成的抗干扰电路,该抗干扰电路连接在所述的电源连接端和系统接地端之间,对施加在所述的电源连接端和系统接地端之间的电源电压敏感,当该电源电压低于临界电压时,所述的抗干扰电路输出低电平信号,当该电源电压高于所述的临界电压时,所述的抗干扰电路输出高电平信号;所述的CPU单元对上述的抗干扰电路输出的信号状态敏感,当该信号为低电平信号时,使CPU单元处于保护状态,以避免CPU的误动作和数据丢失。
2、根据权利要求1所述的计算机,其特征在于:在所述的抗干扰电路中,集成电路IC7705的第一管脚(1)通过电容(C1)与接地端(B)连接,第三管脚(3)通过电容(C2)与接地端(B)连接,第四管脚(4)与接地端(B)连接,第八管脚(8)与电源连接端(A)连接,第六管脚(6)悬空,第五管脚(5)通过电阻(R)与端(A)连接,第五管脚(5)构成抗干扰电路的输出端(K);在电源连接端(A)和接地端(B)之间还依次串联连接有一个电阻(RS)和一个电容(CS),集成电路IC7705的第二、七管脚(2、7)与电阻(RS)和电容(CS)的连接端相连接。
3、根据权利要求1、2所述的计算机,其特征在于:CPU单元采用“地址直接选通”方式选通数据存储器、程序存储器和接口单元;所述的CPU单元(Z80)的地址线(A13)直接连接程序存储器(2716)的片选端(CS),CPU单元(Z80)的(MREQ)端与程序存储器 (2716)的(PD/PGM)端相连接,CPU单元(Z80)的地址线(A13)经过一个反向门(G1)输入到一个双输入端与非门(G2)的一个输入端上,与非门(G2)的另一个输入端与CPU单元(Z80)的(MREQ)端相连接,与非门(G2)的输出端与数据存储器(6116)的片选端(CE)相连接,CPU单元(Z80)的(WR)端和(MREQ)端连接一个双输入端与非门(G3)的输入端,与非门(G3)的输出端与数据存储器 (6116)的读写端(R/W)相连接;CPU单元(Z80)的地线低8位中的高6位可以分别与1~6个I/O接口电路的片选端(CS)相连接,CPU单元的地址线低8位中的低2位并接于每个接口电路的通道选择端(A0′、A1′);当I/O接口电路为Z80系列接口电路时,CPU单元(Z80)的I/O请求端(IORQ)与该接口电路的(IORQ)端相连接,CPU单元(Z80)的(RD)端与该接口电路的(RD)端相连接;当I/O接口电路为8085系列接口电路时,CPU单元(Z80)的I/O请求端(IORQ)和端(WR)与一个双输入端与非门的输入端相连接,该与非门的输出端与该I/O接口电路的(WR)端相连接,CPU单元的(IORQ)端和(RD)端与一个双输入端与非门的输入端相连接,该与非门的输出端与该接口电路的(RD)端相连接。
4、根据权利要求1、2所述的计算机,其特征在于:所述的CPU单元的等待控制端WAIT与抗干扰电路的输出端(K)相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江诗谦,未经江诗谦许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/90223538.9/1.html,转载请声明来源钻瓜专利网。





