[其他]数字相位表电路无效
| 申请号: | 86108211 | 申请日: | 1986-12-10 |
| 公开(公告)号: | CN86108211A | 公开(公告)日: | 1987-08-12 |
| 发明(设计)人: | 索恩克·米尔加德特 | 申请(专利权)人: | 德国ITT工业有限公司 |
| 主分类号: | G01R25/00 | 分类号: | G01R25/00 |
| 代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 赵越 |
| 地址: | 联邦德国弗*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 数字 相位 电路 | ||
1、数字相位表电路用于测定,在第二时钟信号CK2的两个脉冲取样间隔间,第一时钟信号CK1的脉冲边沿与第二时钟信号CK2的脉冲边沿之间的相位差,
特征在于:
一个分频电路FF,
一个其输入由第二时钟信号(CK2)提供,其输出和由一列m个延迟单元(VC1…VCm)组成的延时线(V)的输入相连接,并与第二寄存器(R2)的时钟信号输入端相连接。第二寄存器包括一列m个寄存单元(R21…R2m),每一单元都由分频电路(FF)输出端的时钟信号控制。
一个第一寄存器(R1),由一列m个寄存单元(R11…R1m)组成,每个寄存单元都由第一时钟信号(CK1)控制,
一列XOR门(G1…Gg),其中第K个门的第一输入端(1)和第一寄存器(R1)中相应的第K单元(R1K)的输出端相连接;第K门的第二输入端(2)和第二寄存器(R2)中相应的第K单元(R2K)的输出端相连接,第一寄存器R1和第二寄存器R2的第K寄存单元的输入端,都和延迟线V中相应的第K延迟单元(VCK)的输出端相连接,
该电路有一受控制线(Lt)控制的多路加法器(Ma),产生n位输出信号(B)该加法器有m个输入端,分别与XOR门(G1…Gm)中之一的输出端相连接,
一个在控制线(Lt)与第一寄存器(R1)的第一单元(R11)的输出端之间的连接。
2、按权项要求1所要求的数字相位表电路,其特征在于:m个延迟单元,m个寄存单元,m个XOR门,其中m等于2n,n为整数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德国ITT工业有限公司,未经德国ITT工业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/86108211/1.html,转载请声明来源钻瓜专利网。
- 上一篇:涡流测量仪
- 下一篇:适用于蟹爪式采掘机的装运装置





