[发明专利]用户设计综合方法、装置、设备、介质及产品有效
| 申请号: | 202310645073.5 | 申请日: | 2023-06-02 |
| 公开(公告)号: | CN116542190B | 公开(公告)日: | 2023-09-01 |
| 发明(设计)人: | 白利琼 | 申请(专利权)人: | 英诺达(成都)电子科技有限公司 |
| 主分类号: | G06F30/327 | 分类号: | G06F30/327;G06F111/04 |
| 代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 尹婧 |
| 地址: | 610000 四川省成都市中国(四川)自由贸易试验区成都高新*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用户 设计 综合 方法 装置 设备 介质 产品 | ||
1.一种用户设计综合方法,其特征在于,所述方法包括:
获取目标寄存器传输级设计文件和逻辑综合工具支持的标准工艺库集合;
解析所述目标寄存器传输级设计文件,得到多个用户设计模块和每个所述用户设计模块对应的设计约束;
针对第一用户设计模块,从所述标准工艺库集合中确定满足所述第一用户设计模块的设计约束的第一标准工艺库,其中,所述第一用户设计模块为所述多个用户设计模块中的任一用户设计模块;
利用所述逻辑综合工具和所述第一标准工艺库对所述第一用户设计模块进行综合;
所述利用所述逻辑综合工具和所述第一标准工艺库对所述第一用户设计模块进行综合,包括:
对所述第一标准工艺库进行格式转化,得到所述第一标准工艺库对应的第一固有工艺库,其中,所述第一固有工艺库具有所述逻辑综合工具支持的固有格式;
利用所述逻辑综合工具和所述第一固有工艺库对所述第一用户设计模块进行综合;
所述对所述第一标准工艺库进行格式转化,得到所述第一标准工艺库对应的第一固有工艺库,包括:
针对所述第一标准工艺库的组合逻辑单元进行合法性检查;
在所述组合逻辑单元通过合法性检查的情况下,对所述组合逻辑单元的功能表达式进行格式转换,得到第一功能表达式,其中,所述第一功能表达式具有所述逻辑综合工具支持的格式;
计算所述组合逻辑单元的第一延迟时间,其中,所述组合逻辑单元包括多个输入管脚和至少一个输出管脚,所述第一延迟时间包括每个所述输出管脚相对于每个所述输入管脚的第二延迟时间;
根据所述第一功能表达式和所述第一延迟时间,生成所述第一固有工艺库。
2.根据权利要求1所述的方法,其特征在于,所述合法性检查包括以下所列项至少其中之一:
所述功能表达式包含的变量是否与输入管脚对应;
所述功能表达式的格式是否合法;
所述功能表达式的运算符是否合法。
3.根据权利要求1所述的方法,其特征在于,所述计算所述组合逻辑单元的第一延迟时间,包括:
针对第一输入管脚和第一输出管脚,根据所述第一输入管脚的信号转换时间和所述第一输出管脚的负载电容信息,确定所述组合逻辑单元的每个实例相对于所述第一输入管脚和所述第一输出管脚的候选延迟时间,其中,所述第一输入管脚为所述多个输入管脚中的任一输入管脚,所述第一输出管脚为所述至少一个输出管脚中的任一输出管脚;
根据所述候选延迟时间,确定所述第一输出管脚相对于所述第一输入管脚的第二延迟时间。
4.根据权利要求3所述的方法,其特征在于,所述根据所述第一输入管脚的信号转换时间和所述第一输出管脚的负载电容信息,确定所述组合逻辑单元的每个实例相对于所述第一输入管脚和所述第一输出管脚的候选延迟时间,包括:
获取延迟查找表;
在不存在第一实例对应的所述信号转换时间和所述负载电容信息的情况下,查询所述延迟查找表中每一行每一列对应的第三延迟时间,比较每一行每一列对应的第三延迟时间,将所述第三延迟时间中的最大值,确定为所述第一实例相对于所述第一输入管脚和所述第一输出管脚的候选延迟时间,其中,所述第一实例为所述组合逻辑单元的任一实例;
在存在第一实例对应的所述信号转换时间和所述负载电容信息的情况下,将所述延迟查找表中与所述信号转换时间和所述负载电容信息分别对应的行和列对应的第三延迟时间,确定为所述第一实例相对于所述第一输入管脚和所述第一输出管脚的候选延迟时间。
5.根据权利要求3所述的方法,其特征在于,所述根据所述第一输入管脚的信号转换时间和所述第一输出管脚的负载电容信息,确定所述组合逻辑单元的每个实例相对于所述第一输入管脚和所述第一输出管脚的候选延迟时间,包括:
根据所述信号转换时间和所述负载电容信息,确定第二实例相对于所述第一输入管脚和所述第一输出管脚分别对应多个延迟查找表的第四延迟时间,其中,所述第二实例为所述组合逻辑单元的任一实例;
根据所述第二实例相对于所述第一输入管脚和所述第一输出管脚分别对应多个延迟查找表的第四延迟时间,确定所述第二实例相对于所述第一输入管脚和所述第一输出管脚的候选延迟时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英诺达(成都)电子科技有限公司,未经英诺达(成都)电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310645073.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于改进Yolov5m模型光伏电池缺陷检测方法
- 下一篇:露天坑充填方法





