[发明专利]存储系统及非易失性存储器的控制方法在审
申请号: | 202310413148.7 | 申请日: | 2018-12-14 |
公开(公告)号: | CN116414314A | 公开(公告)日: | 2023-07-11 |
发明(设计)人: | 菅野伸一 | 申请(专利权)人: | 铠侠股份有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 杨林勳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储系统 非易失性存储器 控制 方法 | ||
1.一种存储系统,可与主机连接,所述主机包含数据缓冲器,所述存储系统具备:
非易失性存储器,包含多个字线,所述多个字线至少包含第1字线和第2字线,所述多个字线中的每一个连接多个存储单元;
写入缓冲器;及
控制器,与所述非易失性存储器电性连接,且构成为:执行将数据写入至所述非易失性存储器的多阶段写入操作,所述多阶段写入操作至少包含第1阶段写入操作与第2阶段写入操作,
所述控制器进而构成为:
将第1数据从所述主机的所述数据缓冲器传送至所述写入缓冲器;
将所述第1数据从所述写入缓冲器传送至所述非易失性存储器;
对与所述第1字线连接的所述多个存储单元执行所述第1数据的所述第1阶段写入操作;
将第2数据从所述主机的所述数据缓冲器传送至所述写入缓冲器;
将所述第2数据从所述写入缓冲器传送至所述非易失性存储器;
对与所述第2字线连接的所述多个存储单元执行所述第2数据的所述第1阶段写入操作;且
在执行所述第1数据的所述第2阶段写入操作中,
判定所述第1数据未储存在所述写入缓冲器中;
响应于判定所述第1数据未储存在所述写入缓冲器中,将所述第1数据再次从所述主机的所述数据缓冲器传送至所述写入缓冲器;
将所述第1数据再次从所述写入缓冲器传送至所述非易失性存储器;且
对与所述第1字线连接的所述多个存储单元执行所述第1数据的所述第2阶段写入操作。
2.根据权利要求1所述的存储系统,其中
所述控制器进而构成为:
在执行所述第1数据的所述第2阶段写入操作中,
判定所述第1数据储存在所述写入缓冲器中;
响应于判定所述第1数据储存在所述写入缓冲器中,不将所述第1数据再次从所述主机的所述数据缓冲器传送至所述写入缓冲器地,将所述第1数据再次从所述写入缓冲器传送至所述非易失性存储器;且
对与所述第1字线连接的所述多个存储单元执行所述第1数据的所述第2阶段写入操作。
3.根据权利要求1所述的存储系统,其中
所述控制器进而构成为:
判定储存所述第1数据的所述写入缓冲器不包含用于储存所述第2数据的未使用空间;且
响应于判定储存所述第1数据的所述写入缓冲器不包含用于储存所述第2数据的未使用空间,在将所述第2数据从所述主机的所述数据缓冲器传送至所述写入缓冲器之前,将所述第1数据从所述写入缓冲器中丢弃。
4.根据权利要求1所述的存储系统,其中
所述控制器进而构成为:
判定所述写入缓冲器不包含用于储存第3数据的未使用空间;且
响应于判定所述写入缓冲器不包含用于储存所述第3数据的未使用空间,将所述第1阶段写入操作已结束的所述写入缓冲器内的数据中的最早期的数据从所述写入缓冲器中丢弃。
5.根据权利要求1所述的存储系统,其中
所述控制器进而构成为:
判定所述写入缓冲器不包含用于储存第3数据的未使用空间;且
响应于判定所述写入缓冲器不包含用于储存所述第3数据的未使用空间,将所述第1阶段写入操作已结束的所述写入缓冲器内的数据中最近最少使用的数据从所述写入缓冲器中丢弃。
6.根据权利要求1所述的存储系统,其中
所述控制器进而构成为:
在所述第1数据的所述第2阶段写入操作已结束之后,将所述第1数据从所述写入缓冲器中丢弃。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于铠侠股份有限公司,未经铠侠股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310413148.7/1.html,转载请声明来源钻瓜专利网。