[发明专利]时间数据处理方法、系统、电子设备和可读存储介质在审
申请号: | 202310165748.6 | 申请日: | 2023-02-24 |
公开(公告)号: | CN116170866A | 公开(公告)日: | 2023-05-26 |
发明(设计)人: | 胡雨薇;张乐健;黄泽宇 | 申请(专利权)人: | 四川恒湾科技有限公司 |
主分类号: | H04W56/00 | 分类号: | H04W56/00;H04J3/06 |
代理公司: | 北京睿派知识产权代理有限公司 11597 | 代理人: | 刘锋 |
地址: | 610000 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时间 数据处理 方法 系统 电子设备 可读 存储 介质 | ||
本申请实施例提供了一种时间数据处理方法、系统、电子设备和可读存储介质,涉及计算机技术领域。本申请实施例可以在锁相环模块正常运行的情况下接收各个目标频率差值,并确定全部或部分目标频率差值对应的目标均值,进而使得锁相环模块进入本地时钟维持状态时,可以根据目标均值和本地基准时钟数据确定目标时钟数据。因此,在锁相环模块进入本地时钟维持状态时,本申请实施例可以通过确定目标均值的方式,弱化异常频率差值所带来的影响,从而使得锁相环模块确定的目标时钟数据更为准确,提高了本地时钟维持功能下的本地时间和频率精度,保持了相关通信任务的连续性。
技术领域
本申请涉及计算机技术领域,特别是涉及一种时间数据处理方法、系统、电子设备和可读存储介质。
背景技术
在目前的通讯网络中,常常通过卫星定位系统或者一级参考时钟对电子设备进行授时溯源。当外部信号(即通过卫星定位系统或者一级参考时钟发送的信号)中断时,电子设备需要进入本地时钟维持状态,以保持较高的本地时间和频率精度,从而保障相关通信任务的连续性。
在相关技术中,相关技术可以通过电子设备中的锁相环模块,实现本地时钟维持的功能。但是,在外部信号中断时,该中断现象会引起一定的信号扰动,而信号扰动则会影响本地时钟维持功能的正常运行,降低了电子设备的本地时间和频率精度,从而影响相关通信任务的连续性。
发明内容
有鉴于此,本申请实施例提供一种时间数据处理方法、系统、电子设备和可读存储介质,以提高本地时钟维持功能下的本地时间和频率精度。
第一方面,提供了一种时间数据处理方法,所述方法包括:
获取目标频率数据,所述目标频率数据中包括一个或多个目标频率差值,所述目标频率差值用于表征本地基准时钟数据和外部参考时钟数据之间的频率差。
根据预先设置的频率差值处理规则,确定全部或部分所述目标频率差值对应的目标均值。
响应于检测到锁相环模块进入本地时钟维持状态,向所述锁相环模块发送所述目标均值,以使得所述锁相环模块根据所述目标均值和所述本地基准时钟数据,确定目标时钟数据。
在一些实施例中,所述方法还包括:
响应于检测到锁相环模块处于锁定状态,通过控制接口读取所述锁相环模块生成的频率差值数据。
将所述频率差值数据存储至目标存储器中。
在一些实施例中,所述获取目标频率数据包括:
在目标存储器中读取预定长度的频率差值数据作为所述目标频率数据。
在一些实施例中,所述根据预先设置的频率差值处理规则,确定全部或部分所述目标频率差值对应的目标均值包括:
针对各所述目标频率差值,去除第一预定数量的最大值和第二预定数量的最小值,以确定各中间频率差值。
对各所述中间频率差值进行求和平均处理,确定所述目标均值。
在一些实施例中,所述获取目标频率数据包括:
响应于检测到锁相环模块处于锁定状态,通过控制接口读取所述锁相环模块生成的频率差值数据,并将所述频率差值数据作为所述目标频率差值。
在一些实施例中,所述根据预先设置的频率差值处理规则,确定全部或部分所述目标频率差值对应的目标均值包括:
响应于在当前时刻通过控制接口读取所述目标频率差值,根据所述当前时刻读取的目标频率差值和历史均值数据进行累加平均处理,确定所述目标均值,其中,所述历史均值数据用于表征各历史时刻对应的各目标频率差值的累加平均。
在一些实施例中,所述方法还包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川恒湾科技有限公司,未经四川恒湾科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310165748.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种岩土勘察用钻探装置
- 下一篇:一种金属带加工用无尘车间