[发明专利]一种光传送网安全切片净荷加密FPGA的设计方法在审

专利信息
申请号: 202211423152.3 申请日: 2022-11-15
公开(公告)号: CN115914894A 公开(公告)日: 2023-04-04
发明(设计)人: 冯楠;李少波;罗青松 申请(专利权)人: 中国电子科技集团公司第五十四研究所
主分类号: H04Q11/00 分类号: H04Q11/00;H04L9/40;H04L9/06;H04B10/50;H04B10/60
代理公司: 河北东尚律师事务所 13124 代理人: 王文庆
地址: 050081 河北省石家庄*** 国省代码: 河北;13
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 传送 安全 切片 加密 fpga 设计 方法
【权利要求书】:

1.一种光传送网安全切片净荷加密FPGA的设计方法,其特征在于,通过将基于高级加密标准在灵活分组增强分组传送网中进行FPGA的实现,根据需要动态调谐切片通道的颗粒度信息,通过连续加密包的加密开销与加密消息的相关性进行FPGA的设计,具体包括以下过程:

光传送网的节点A和B之间存在一个安全通道,两个终端通过安全通道交换它们的密钥;

根据需求使用相同的密码密钥对消息进行加密和解密;

将高级加密标准的加密算法加载在基于光传送网的帧架构的OSU的净荷中;

基于光传送网的帧架构包括光信道传输单元开销、光路数据单元开销、光路净荷开销和帧定位信号,通过基于光传送网的帧架构,实现不同颗粒度业务的OTN承载;

基于FPGA的100Gbit/sOTN加密框图包含了包含用户侧接口和线路侧接口两个方向的收发机以及发射机和接收机处理器;

基于FPGA的100Gbit/sOTN加密框图的用户侧接口和线路侧接口两个方向的收发机的端口的数目取决于高速的串行业务流进行并行化的处理;

基于FPGA的100Gbit/sOTN加密框图发射机处理部分包括:来自客户端640位接口的数据首先由光传输层IP块处理、之后进行FEC译码器、帧接收机、放置FIFO缓存中,恢复的数据由发端处理器进行OSU的块操作,用于加密;之后成帧发送、FEC编码以及经过OTL的编码器,最后在线路端接口输出;

基于FPGA的100Gbit/sOTN加密框图接收机处理部分包括来自线路侧接口的数据首先由光传输层IP块处理、之后进行FEC译码器、帧接收机、放置FIFO缓存中,恢复的数据由收端处理器进行OSU的块操作,用于解密;之后成帧发送、FEC编码以及经过OTL的编码器,最后在用户端接口输出。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十四研究所,未经中国电子科技集团公司第五十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202211423152.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top