[发明专利]一种无存储器时实现多核DSP处理器的自举方法在审

专利信息
申请号: 202211186873.7 申请日: 2022-09-27
公开(公告)号: CN115480830A 公开(公告)日: 2022-12-16
发明(设计)人: 李红川;魏宇星;严棚 申请(专利权)人: 中国科学院光电技术研究所
主分类号: G06F9/4401 分类号: G06F9/4401;G06F15/177;G06F21/57
代理公司: 北京科迪生专利代理有限责任公司 11251 代理人: 邓治平
地址: 610209 *** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 存储器 实现 多核 dsp 处理器 方法
【权利要求书】:

1.一种无存储器时实现多核DSP处理器的自举方法,其特征在于,包括如下步骤:

步骤S1、FPGA板卡上电,FPGA板卡上的FPGA通过串口接收外部的程序数据,在程序数据传输过程中进行校验以保证程序的可靠性,并将数据暂时存储在FPGA板卡上的SDRAM;

步骤S2、FPGA再将FPGA板卡上预先固化的二级引导程序通过EMIF写入DSP板卡上的DSP核0的地址,给DSP板卡发送复位信号,启动DSP板卡并进行配置,使其跳转到二级引导程序入口;

步骤S3、二级引导程序完成DSP核0的自举;

步骤S4、然后DSP核0通过EMIF口读取剩余其他核的程序,并根据设计的程序数据格式将多核程序分开,并分别保存到各自DSP核的内存中;最后,向剩余各核发送信号,实现DSP剩余各核的程序启动。

2.根据权利要求1所述的一种无存储器时实现多核DSP处理器的自举方法,其特征在于,所述步骤S1具体包括:

FPGA板卡通过串口接收外部的程序,将程序数据分割成若干包,每个包里面含有包头标志、数据类型、数据和检验码,接收到一包数据后,进行校验,校验成功则保存并返回成功标志,否则返回失败标志,该包数据作废,重新发送;通过数据包的形式完成整个程序数据的接收,并保存在SDRAM,用于多核DSP的启动。

3.根据权利要求1所述的一种无存储器时实现多核DSP处理器的自举方法,其特征在于,所述的步骤S2具体包括:

FPGA将固化的二级引导程序通过EMIF写入DSP核0的内部地址:0x800000-0x810000,给DSP板卡复位信号,启动DSP板卡并进行dsp时钟频率配置,使其跳转到二级引导程序入口。

4.根据权利要求1所述的一种无存储器时实现多核DSP处理器的自举方法,其特征在于,所述步骤S3具体包括:

二级引导程序运行后,首先进行EMIF口配置,使得DSP板卡可以访问FPGA板卡上保存程序数据的SDRAM,然后读取DSP核0的程序,并写入DSP核0本身自带的内存,最后跳转到DSP核0程序的入口地址,运行该程序,从而完成DSP核0的自举。

5.根据权利要求1所述的一种无存储器时实现多核DSP处理器的自举方法,其特征在于,所述步骤S4具体包括:

通过EMIF口读取SDRAM上其他核的程序,并根据设计的程序数据格式将多核程序分开,并分别保存到各自内存中。

6.根据权利要求1所述的一种无存储器时实现多核DSP处理器的自举方法,其特征在于,向剩余各核发送信号,实现对DSP剩余多核的启动。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院光电技术研究所,未经中国科学院光电技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202211186873.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top