[发明专利]一种用于DSP芯片的仿真系统有效
| 申请号: | 202210808953.5 | 申请日: | 2022-07-11 |
| 公开(公告)号: | CN114895612B | 公开(公告)日: | 2022-09-27 |
| 发明(设计)人: | 陈楚佳;王远洋 | 申请(专利权)人: | 深圳市杰美康机电有限公司 |
| 主分类号: | G05B19/042 | 分类号: | G05B19/042 |
| 代理公司: | 北京惟盛达知识产权代理事务所(普通合伙) 11855 | 代理人: | 陈钊 |
| 地址: | 518106 广东省深圳市光明区马*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 用于 dsp 芯片 仿真 系统 | ||
1.一种用于DSP芯片的仿真系统,其特征在于,包括:
DSP仿真器,其包括USB接口、电平转换电路和通信协议芯片;
USB接口用于接收PC端的5V电源和USB数据信号;
电平转换电路用于将USB接口接收的5V电源转换为3.3V电源,电平转换电路输出的3.3V电源用于对JTAG接口(J1)、三态门开关电路和通信协议芯片供电;
通信协议芯片用于将PC端的USB信号转换为JTAG信号;
JTAG接口(J1),用于将电平转换电路输出的3.3V电源和JTAG信号传输至烧录接口(J2),以对DSP芯片进行烧录;
三态门开关电路,用于控制DSP芯片在烧录过程中仅进行数据传输;
所述三态门开关电路包括三态门缓冲器(U2),三态门缓冲器(U2)的输入端与JTAG接口(J1)的第9号引脚连接,三态门缓冲器(U2)的输出使能端接地,三态门缓冲器(U2)的输出端与通信协议芯片连接,三态门缓冲器(U2)控制通信协议芯片的晶振输出。
2.根据权利要求1所述的用于DSP芯片的仿真系统,其特征在于,JTAG接口(J1)通过数据线与烧录接口(J2)连接,JTAG接口(J1)的第9号引脚拉低为低电平,三态门缓冲器(U2)的输入端为低电平,通信协议芯片的第32号引脚为低电平;通信协议芯片的第32号引脚外接上拉电阻,通信协议芯片与目标电路板的时钟不同步。
3.根据权利要求1所述的用于DSP芯片的仿真系统,其特征在于,电平转换电路包括电平转换芯片(U1)、第一电容(C1)、第二电容(C2)、第三电容(C3)、第四电容(C4)、第一电感(L1)、第一二极管(D1);
电平转换芯片(U1)的电源输入端与5V电源、第一电容(C1)的正极、第二电容(C2)的第一端连接,第一电容(C1)的负极、第二电容(C2)的第二端接地,第一电容(C1)为电解电容;
电平转换芯片(U1)的电源输出端与第一二极管(D1)的负极、第一电感(L1)的第一端连接,第一电感(L1)的第二端与第三电容(C3)的正极、第四电容(C4)的第一端连接,第一二极管(D1)的正极、第三电容(C3)的负极、第四电容(C4)的第二端分别接地,第三电容(C3)为电解电容;
第一电感(L1)的第二端输出3.3V电源。
4.根据权利要求3所述的用于DSP芯片的仿真系统,其特征在于,所述电平转换电路还包括第二二极管,第二二极管的正极与第一电感(L1)的第二端连接;JTAG接口(J1)、三态门开关电路和通信协议芯片分别与第二二极管的负极连接。
5.根据权利要求2所述的用于DSP芯片的仿真系统,其特征在于,JTAG接口(J1)的TMS脚与烧录接口(J2)的TMS脚连接;JTAG接口(J1)的TDI脚与烧录接口(J2)的TDI脚连接;JTAG接口(J1)的TDO脚与烧录接口(J2)的TDO脚连接;JTAG接口(J1)的TCK脚与烧录接口(J2)的TCK脚连接。
6.根据权利要求5所述的用于DSP芯片的仿真系统,其特征在于,所述JTAG接口(J1)为14个引脚JTAG接口;所述烧录接口(J2)为14个引脚烧录接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市杰美康机电有限公司,未经深圳市杰美康机电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210808953.5/1.html,转载请声明来源钻瓜专利网。





