[发明专利]扫描驱动电路、阵列基板和显示面板有效
| 申请号: | 202210740392.X | 申请日: | 2022-06-28 |
| 公开(公告)号: | CN114974163B | 公开(公告)日: | 2023-05-26 |
| 发明(设计)人: | 李阳;李荣荣 | 申请(专利权)人: | 惠科股份有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36 |
| 代理公司: | 深圳中一联合知识产权代理有限公司 44414 | 代理人: | 赵倩 |
| 地址: | 518000 广东省深圳市宝安区石岩街道石龙社区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 扫描 驱动 电路 阵列 显示 面板 | ||
1.一种扫描驱动电路,其特征在于,包括:级联的N个GDL电路,第n个GDL电路包括:上拉控制模块、输出模块、第一下拉控制模块、第二下拉控制模块、下拉模块、第一节点和第二节点,N为正整数,n∈[1,N];
所述上拉控制模块、所述第一下拉控制模块和所述输出模块均与所述第一节点电连接,所述上拉控制模块用于根据接收的第一目标级传信号,上拉所述第一节点的电位至第一电位;
所述第一下拉控制模块用于根据接收的第二目标级传信号,下拉所述第一节点至第二电位;
所述输出模块用于在所述第一节点的电位为第一电位的情况下,根据输入的时钟信号输出第n级级传信号和第n级扫描信号;在所述第一节点的电位为第二电位的情况下,停止输出所述第n级级传信号和所述第n级扫描信号;所述时钟信号的高电位持续时段包括第一时段和第二时段,所述时钟信号在所述第一时段保持第一高电位,在所述第二时段保持第二高电位,所述第二高电位高于所述第一高电位;
所述第二下拉控制模块和所述下拉模块均与所述第二节点电连接,所述第二下拉控制模块用于上拉所述第二节点的电位至第一电位;
所述下拉模块用于在所述第二节点的电位为第一电位的情况下,下拉所述输出模块输出端的电位。
2.根据权利要求1所述的电路,其特征在于,所述时钟信号的第一时段相对于所述高电位持续时段的占比小于或等于1/4。
3.根据权利要求2所述的电路,其特征在于,所述时钟信号的第一时段相对于所述高电位持续时段的占比等于1/8。
4.根据权利要求1所述的电路,其特征在于,所述时钟信号的高电位持续时段的占空比小于1/2。
5.根据权利要求1所述的电路,其特征在于,所述第一目标级传信号为第n-5级级传信号,所述第二目标级传信号为第n+6级级传信号,5<n≤N-6。
6.根据权利要求1所述的电路,其特征在于,所述上拉控制模块包括:第一晶体管,所述第一晶体管的控制极和第一极均接入所述第一目标级传信号,所述第一晶体管的第二极与所述第一节点电连接。
7.根据权利要求1所述的电路,其特征在于,所述输出模块包括:第二晶体管和第三晶体管,所述第二晶体管和所述第三晶体管的控制极均与所述第一节点电连接,所述第二晶体管和所述第三晶体管的第一极接入同一时钟信号,所述第二晶体管的第二极输出所述第n级级传信号,所述第三晶体管的第二极输出所述第n级扫描信号。
8.根据权利要求1-7任一项所述的电路,其特征在于,所述第n个GDL电路还包括:
下拉维持模块,所述下拉维持模块与第二节点电连接,用于根据接收的第一目标级传信号,维持所述第二节点的电位。
9.一种阵列基板,其特征在于,包括:如权利要求1-8中任一项所述的扫描驱动电路和N条扫描线,所述扫描驱动电路中的N个GDL电路与所述N条扫描线一一对应连接,每条扫描线连接多个像素单元。
10.一种显示面板,其特征在于,所述显示面板的非显示区域包括信号线和如权利要求1-8任一项所述的扫描驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司,未经惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210740392.X/1.html,转载请声明来源钻瓜专利网。





