[发明专利]指令处理方法、装置、电子设备及计算机可读存储介质在审
申请号: | 202210726011.2 | 申请日: | 2022-06-23 |
公开(公告)号: | CN115167924A | 公开(公告)日: | 2022-10-11 |
发明(设计)人: | 郭向飞 | 申请(专利权)人: | 北京奕斯伟计算技术股份有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F1/329 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张筱宁 |
地址: | 100176 北京市北京经济技*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指令 处理 方法 装置 电子设备 计算机 可读 存储 介质 | ||
1.一种指令处理方法,其特征在于,包括:
在执行指令处理过程中,检测第一异常指令;
响应于检测到第一异常指令,确定与所述第一异常指令对应的错误路径指令;其中,所述错误路径指令包括在指令处理流程中,按照指令处理顺序,在所述第一异常指令处理之后处理的、且与第一异常指令关联的指令;
终止所述错误路径指令的后续指令处理流程。
2.根据权利要求1所述的指令处理方法,其特征在于,所述检测到第一异常指令之后,所述方法还包括:
响应于检测到第一异常指令触发对所述第一异常指令执行重定向处理,并终止所述第一异常指令的后续指令处理流程;
获取所述重定向处理所确定的目标指令。
3.根据权利要求2所述的指令处理方法,其特征在于,所述确定与所述第一异常指令对应的错误路径指令,包括:
确定第一指令为所述错误路径指令;
其中,所述第一指令的指令处理顺序位于所述第一异常指令与所述目标指令之间。
4.根据权利要求1所述的指令处理方法,其特征在于,所述检测到第一异常指令,包括:
在所述指令处理流程的第一处理模块,检测到所述第一异常指令,
在同一时钟周期内,所述检测到第一异常指令之前,所述方法还包括:
在所述指令处理流程的第二处理模块,检测到第二异常指令,其中,在所述指令处理流程中,按照处理流程顺序,所述第一处理模块位于所述第二处理模块之后;
确定所述第二异常指令为所述错误路径指令。
5.根据权利要求4所述的指令处理方法,其特征在于,所述确定所述第二异常指令为所述错误路径指令之后,所述方法还包括:
终止对所述第二异常指令的重定向处理。
6.根据权利要求1所述的指令处理方法,其特征在于,所述确定与所述第一异常指令对应的错误路径指令之后,所述方法还包括:
为所述错误路径指令添加无效指令标识,以指示终止所述错误路径指令的后续指令处理流程。
7.一种指令处理装置,其特征在于,包括:
指令确定模块,用于在执行指令处理过程中,检测第一异常指令;
响应于检测到第一异常指令,确定与所述第一异常指令对应的错误路径指令;其中,所述错误路径指令包括在指令处理流程中,按照指令处理顺序,在所述第一异常指令处理之后处理的、且与第一异常指令关联的指令;
指令终止模块,用于终止所述错误路径指令的后续指令处理流程。
8.根据权利要求7所述的指令处理装置,其特征在于,所述指令确定模块具体用于:
确定第一指令为所述错误路径指令;
其中,所述第一指令的指令处理顺序位于所述第一异常指令与所述目标指令之间。
9.一种指令处理装置,其特征在于,包括:
CPU指令流水线,其在流水线执行阶段或该阶段之前检测到第一异常指令时,对所述第一异常指令进行标识并发送;
译码模块,其响应于检测到第一异常指令,确定与所述第一异常指令对应的错误路径指令;其中,所述错误路径指令包括在指令处理流程中,按照指令处理顺序,在所述第一异常指令处理之后处理的、且与第一异常指令关联的指令;
终止模块,其用于终止所述错误路径指令的后续指令处理流程。
10.一种电子设备,其特征在于,所述电子设备包括:
一个或多个处理器;
存储器;
一个或多个应用程序,其中所述一个或多个应用程序被存储在所述存储器中并被配置为由所述一个或多个处理器执行,所述一个或多个程序配置用于:执行根据权利要求1至6任一项所述的指令处理方法。
11.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至6任一项所述的指令处理方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京奕斯伟计算技术股份有限公司,未经北京奕斯伟计算技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210726011.2/1.html,转载请声明来源钻瓜专利网。