[发明专利]基于XGPON搭配DFB激光器的10G速率OLT端收发一体芯片有效
申请号: | 202210575982.1 | 申请日: | 2022-05-24 |
公开(公告)号: | CN115001583B | 公开(公告)日: | 2023-04-28 |
发明(设计)人: | 李景虎;林安;范樟 | 申请(专利权)人: | 成都亿芯源半导体科技有限公司 |
主分类号: | H04B10/40 | 分类号: | H04B10/40;H04B10/50;H04B10/032;H04B10/038;H04Q11/00 |
代理公司: | 哈尔滨市松花江专利商标事务所 23109 | 代理人: | 张月航 |
地址: | 610097 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 xgpon 搭配 dfb 激光器 10 速率 olt 收发 一体 芯片 | ||
1.基于XGPON搭配DFB激光器的10G速率OLT端收发一体芯片,其特征在于,包括突发模式接收机RX、连续模式发射机TX和数字控制单元Digital;
突发模式接收机RX对每个OUN客户端传来的光信号经过突发TIA放大成电信号,并对所述电信号进行幅度和频率双检测,将幅度和波形脉宽符合阈值要求的信号输出给主机,并利用快速恢复模块控制满足XGPON协议的时序;
连续模式发射机TX接收PCB板衰减输出的电信号,根据衰减程度选择旁路ByPass路径传输,或经过时钟数据恢复CDR路径提高信号质量后输出;
数字控制单元Digital用于给突发模式RX和连续模式发射机TX提供控制信号。
2.根据权利要求1所述基于XGPON搭配DFB激光器的10G速率OLT端收发一体芯片,其特征在于,突发模式接收机RX包括预放大器Pre_Amplifier、信号检测单元、突发2.5G限幅放大器BurstLA 2.5G、电流模式逻辑输出缓冲器CML Buffer、信号检测输出缓冲器Buffer和快速恢复模块,信号检测单元包括电平判决Level Detector和频率判决FrequencyDetecor;
预放大器Pre_Amplifier的正相输入端、反相输入端用于接收突发跨阻放大器TIA传来的突发数据包;快速恢复模块用于快速恢复电路以保证时序,使前后两个突发数据包避免物理碰撞;
预放大器Pre_Amplifier的输出端同时连接2.5G突发限幅放大器BurstLA 2.5G的输入端和信号检测单元的输入端;
2.5G突发限幅放大器BurstLA 2.5G的输出端连接电流模式逻辑输出缓冲器CMLBuffer的输入端;
信号检测单元的输出端同时连接信号检测输出缓冲器Buffer的输入端和电流模式逻辑输出缓冲器CML Buffer的开启关闭的控制端;
电流模式逻辑输出缓冲器CML Buffer的两个输出端分别连接RX部分的输出引脚RX_OUTP、RX_OUTN;
信号检测输出缓冲器Buffer的输出端连接芯片引脚RX_SD,突发模式接收机RX通过芯片引脚RX_SD向主机发送检测结果;
当芯片引脚LA_RESET接收到主机发送的复位信号时,芯片通过引脚RX_SD向主机发送反馈信号。
3.根据权利要求2所述基于XGPON搭配DFB激光器的10G速率OLT端收发一体芯片,其特征在于,快速恢复模块内置或外置于突发模式接收机RX,快速恢复模块包括电阻R7、R8、R9、R10;和开关S1、S2;
快速恢复模块外置于突发模式接收机RX时,突发跨阻放大器TIA的正相输出端通过交流耦合电容C9连接快速恢复模块的电阻R10的一端、电阻R8的一端和芯片正相输入引脚RX_INP;
突发跨阻放大器TIA的反相输出端通过交流耦合电容C8连接快速恢复模块的电阻R9的一端、电阻R7的一端和芯片反相输入引脚RX_INN;
芯片正相输入引脚RX_INP、芯片反相输入引脚RX_INN分别连接预放大器Pre_Amplifier的正相输入端、反相输入端;
电阻R10的另一端连接开关S1的一端;
电阻R9的另一端连接开关S2的一端;
开关S1和S2的控制端同时连接复位信号线LA_RESET;
RX部分的基准电压引脚Vref同时连接电阻R7的另一端、R8的另一端、开关S1的另一端和开关S2的另一端;
快速恢复模块内置于突发模式接收机RX时,突发跨阻放大器TIA的正反相输出端通过交流耦合电容C9、C8连接芯片正相输入引脚RX_INP、反相输入引脚RX_INN;
在芯片内部,芯片正相输入引脚RX_INP连接电阻R10的一端、电阻R8的一端和预放大器Pre_Amplifier的正相输入端;
芯片反相输入引脚RX_INN连接电阻R9的一端、R7的一端和预放大器Pre_Amplifier的反相输入端;
电阻R10的另一端连接开关S1的一端;
电阻R9的另一端连接开关S2的一端;
开关S1和S2的控制端同时连接芯片的复位引脚LA_RESET;
RX部分的基准电压Vref同时连接电阻R7的另一端、R8的另一端、开关S1的另一端和开关S2的另一端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都亿芯源半导体科技有限公司,未经成都亿芯源半导体科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210575982.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:可深度清洗的烤网清洗设备
- 下一篇:一种虚拟可信根及其虚拟信任链方法