[发明专利]一种DC失调消除电路及方法在审
| 申请号: | 202210461726.X | 申请日: | 2022-04-28 |
| 公开(公告)号: | CN114866041A | 公开(公告)日: | 2022-08-05 |
| 发明(设计)人: | 李丹;师文博;夏翼飞 | 申请(专利权)人: | 西安交通大学 |
| 主分类号: | H03F1/30 | 分类号: | H03F1/30;H03F1/32;H03F1/02;H03F3/45;H03F3/68 |
| 代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 马贵香 |
| 地址: | 710049 *** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 dc 失调 消除 电路 方法 | ||
1.一种DC失调消除电路,其特征在于,包括失调消除模块、放大器组和反相器结构;若干反相器结构连接在两个放大器组之间,每个放大器组的一端连接信号输入端,另一端连接信号输出端;每个放大器组的输入输出端之间均设置有失调消除模块;
失调消除模块包括RC低通滤波电路、电压偏置电路、高增益放大器和Class AB输出级;RC低通滤波电路一端连接所在放大器组的输出端,另一端连接高增益放大器的输入端,高增益放大器的另一个输入端连接电压偏置电路,高增益放大器的输出端与Class AB输出级的输入端相连,Class AB输出级的输出端连接在放大器组上。
2.根据权利要求1所述的DC失调消除电路,其特征在于,放大器组包括放大器VGA1、放大器VGA2、放大器VGA3和放大器VGA4;放大器VGA1、放大器VGA2、放大器VGA3和放大器VGA4依次串联,放大器VGA1的输入端连接信号输入端,放大器VGA4的输出端连接。
3.根据权利要求2所述的DC失调消除电路,其特征在于,Class AB输出级的输出端连接在所在放大器组的放大器VGA1的输出端。
4.根据权利要求2所述的DC失调消除电路,其特征在于,反相器结构连接在两个放大器VGA1输出端之间,两个放大器VGA2输出端之间,以及两个放大器VGA3输出端之间。
5.根据权利要求1所述的DC失调消除电路,其特征在于,反相器结构为两个首尾相接的反相器。
6.根据权利要求1所述的DC失调消除电路,其特征在于,RC低通滤波电路为串联的一个电阻和一个电容,一端连接在放大器组的输出端,另一端连接在高增益放大器的输入端。
7.根据权利要求1所述的DC失调消除电路,其特征在于,高增益放大器为一个差分输入单端输出的折叠式共源共栅放大器电路。
8.根据权利要求1所述的DC失调消除电路,其特征在于,电压偏置电路包括一个电阻串和一个稳压电容,电阻串和稳压电容均连接在高增益放大器的另一个输入端,电压偏置电路可以钳位输出DC点从而校正共模电压。
9.根据权利要求1所述的DC失调消除电路,其特征在于,Class AB输出级包含一个PMOS和NMOS并联的电路和一个PMOS与NMOS串连的输出电路。
10.一种DC失调消除电路的消除方法,其特征在于,基于权利要求1至9任意一项所述的DC失调消除电路,包括以下步骤:
失调消除电路检测基于反相器结构的可变增益放大器组两端输出的直流分量,将检测的直流分量通过与偏置电压比较转换成电流反馈到放大器组VGA第一级的输出,从而补偿输出的失调,通过连续的反馈校正实现失调的消除,让VGA的工作点稳定在最佳偏置点,同时通过两条支路之间的锁相模块对电路的差模进行校正;
直流分量通过一个折叠式共源共栅结构放大器检测主通路输出的直流分量,放大器一端利用电阻串给定一个VDD/2的固定电压,两端通过比较由放大器输出一个电压值并传递给输出级;
输出级在没有失配时输出的静态功耗很小,当电路产生失配时折叠式共源共栅放大器将电压变化传递给输出级,输出级产生的电流反馈到VGA的输入从而消除失配,通过连续调整最终输出稳定在VDD/2,此时反相器有最好的线性度;
根据蒙特卡洛仿真可以确定好VGA最大失调从而确定失调消除电路输出级跨导管的尺寸。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210461726.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种管路膨胀监测系统及方法
- 下一篇:一种过流检测及限流保护电路





