[发明专利]混合衬底的形成方法在审
| 申请号: | 202210395884.X | 申请日: | 2022-04-14 |
| 公开(公告)号: | CN114899144A | 公开(公告)日: | 2022-08-12 |
| 发明(设计)人: | 汪韬;辻直樹 | 申请(专利权)人: | 上海华力集成电路制造有限公司 |
| 主分类号: | H01L21/762 | 分类号: | H01L21/762 |
| 代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 郭四华 |
| 地址: | 201315 上海市浦东新区中国(上*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 混合 衬底 形成 方法 | ||
本发明公开了一种混合衬底的形成方法,包括:步骤一、提供一SOI衬底,在SOI衬底的半导体顶层表面形成硬质掩膜层。步骤二、定义出半导体衬底的形成区域并进行刻蚀形成沟槽。步骤三、进行快速热氧化工艺在沟槽的底部表面和侧面暴露的半导体材料表面形成第一氧化层。步骤四、以硬质掩膜层为掩膜对第一氧化层进行各向异性干法刻蚀在沟槽侧面自对准形成侧墙,侧墙的侧面和硬质掩膜层的侧面对齐。步骤五、进行外延生长在沟槽中形成和半导体主体层相接触的半导体外延层,半导体外延层的顶部表面和半导体顶层的顶部表面平齐。本发明能避免SOI衬底和半导体衬底的边界处形成鼓包。
技术领域
本发明涉及一种半导体集成电路制造方法,特别涉及一种混合(Hybrid)衬底的形成方法。
背景技术
对于绝缘体上硅(Semiconductor On Insulator,SOI)工艺,需要去除部分区域的BOX和SOI层,以形成硅衬底区域,用来对阱区施加电压,以及形成二极管等结构。混合衬底即为同时包括SOI衬底和半导体衬底的结构。如图1A至图1C所示,是现有混合衬底的形成方法的各步骤中的器件结构示意图;现有混合衬底的形成方法,包括如下步骤:
步骤一、如图1A所示,提供一SOI衬底,所述SOI衬底包括半导体主体层101,介质埋层102和半导体顶层103,所述介质埋层102形成于所述半导体主体层101表面,所述半导体顶层103形成于所述介质埋层102表面;在所述半导体顶层103表面形成硬质掩膜层104。
通常,所述半导体主体层101的材料包括硅或锗。
所述介质埋层102的材料包括氧化硅,高介电常数材料。当所述介质埋层102采用氧化硅时,通常也采用BOX表示。
所述半导体顶层103的材料包括硅或锗。所述半导体顶层103通常也直接称为SOI层。
所述硬质掩膜层104由第二氧化硅层104a和第三氮化硅层104b叠加而成。
步骤二、如图1B所示,定义出半导体衬底的形成区域,图1B中,所述半导体衬底的形成区域用大括号106标出,最后保留的所述SOI衬底的形成区域用大括号105标出。
对所述硬质掩膜层104、所述半导体顶层103、所述介质埋层102和所述半导体主体层101依次进行刻蚀形成沟槽107,所述沟槽107的底部表面低于或等于所述沟槽107外的所述半导体主体层101的顶部表面,所述沟槽107的侧面将所述沟槽107深度范围内的所述硬质掩膜层104、所述半导体顶层103、所述介质埋层102和所述半导体主体层101侧面暴露。
步骤三、如图1C所示,进行外延生长在所述沟槽107中形成和所述半导体主体层101相接触的半导体外延层108,所述半导体外延层108的顶部表面和所述半导体顶层103的顶部表面平齐;由所述半导体主体层101和所述半导体外延层108叠加形成所述半导体衬底,所述半导体衬底外保持为所述SOI衬底。
如图1C所示可知,由于外延生长工艺仅会在单晶结构的半导体材料表面生长,在介质层表面不会生长,所述半导体外延层108主要是从所述沟槽107底部表面暴露的所述半导体主体层101的表面往上生长;但是由于在所述沟槽107的侧面也由半导体材料暴露,特别使位于所述沟槽107顶部的所述半导体顶层103会从所述沟槽107的侧面暴露,所以,在暴露的所述半导体层103的侧面处也会生长外延层,侧面生长的外延层和底部的所述半导体主体层101表面生长的外延层相叠加会在所述沟槽107的顶角形成如虚线圈109所示的鼓包缺陷。在对衬底表面平坦性要求较高的应用中如后栅(gate last)工艺中,所述鼓包缺陷的存在会使得后续的刻蚀或CMP工艺产生不利影响。
另外,鼓包缺陷也容易在去除所述硬质掩膜层104时产生剥离,从而形成剥离缺陷,这也会影响产品良率。
发明内容
本发明所要解决的技术问题是提供一种混合衬底的形成方法,能避免SOI衬底和半导体衬底的边界处形成鼓包。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力集成电路制造有限公司,未经上海华力集成电路制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210395884.X/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





