[发明专利]阵列基板及其显示面板在审
申请号: | 202210272061.8 | 申请日: | 2022-03-18 |
公开(公告)号: | CN114690490A | 公开(公告)日: | 2022-07-01 |
发明(设计)人: | 张驰;王坤;李亚锋 | 申请(专利权)人: | 武汉华星光电技术有限公司 |
主分类号: | G02F1/1343 | 分类号: | G02F1/1343;G02F1/1362;G02F1/1335;G02F1/1339 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 尚丹 |
地址: | 430079 湖北省武汉市*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 及其 显示 面板 | ||
本申请提出了一种阵列基板及其显示面板;该阵列基板包括交叉设置的多条扫描线和多条数据线,多条扫描线与多条数据线围成多个子像素单元,阵列基板包括衬底、设置在衬底上的公共电极层和位于公共电极层一侧的至少一条公共电极走线,至少部分公共电极走线平行于扫描线设置且与公共电极层通过连接孔连接,连接孔位于公共电极走线远离扫描线的一侧;本申请通过将用于连接公共电极走线与公共电极层的连接孔设置在公共电极走线远离扫描线的一侧,使连接孔不占用公共电极走线与扫描线之间的区域,公共电极走线与扫描线的间距可以更小,进而减小公共电极走线与扫描线之间的不透光区域的面积,增大开口区域面积,有效提升像素开口率。
技术领域
本申请涉及显示技术的领域,具体涉及一种阵列基板及其显示面板。
背景技术
在显示面板的阵列基板中,因公共电极层的阻抗较大,显示区周边与显示区中心之间的公共电极层的阻抗所引起的信号传输延迟较大,导致公共电极层面内的电压不均一,容易引起面内闪烁现象。
现阶段,可通过设计公共电极走线网络来减小公共电极层的阻抗所引起的信号传输延迟,公共电极走线网络通过每个子像素单元内的连接孔与公共电极层连接。但是,因连接公共电极走线与公共电极层的连接孔通常不透明,一般设置于公共电极走线与扫描线之间的不透光区内,导致像素不透光区增加,像素开口率降低。
发明内容
本申请提供一种阵列基板及显示面板,以改善当前显示面板因设计公共电极走线以减小公共电极的信号传输延迟而导致的像素开口率降低的技术问题。
为解决上述技术问题,本申请提供的技术方案如下:
本申请提供一种阵列基板,包括交叉设置的多条扫描线和多条数据线,多条所述扫描线与多条所述数据线围成多个子像素单元;
所述阵列基板包括:
衬底;
公共电极层,设置在所述衬底上;以及
至少一条公共电极走线,位于所述公共电极层的一侧;
其中,至少部分所述公共电极走线平行于所述扫描线设置且与所述公共电极层通过连接孔连接,所述连接孔位于所述公共电极走线远离所述扫描线的一侧。
在本申请的阵列基板中,所述公共电极走线包括多条第一公共电极走线和多条第二公共电极走线,所述第一公共电极走线与所述第二公共电极走线交叉设置;
其中,所述第一公共电极走线沿所述扫描线的延伸方向设置,所述第二公共电极走线沿所述数据线的延伸方向设置。
在本申请的阵列基板中,所述阵列基板包括薄膜晶体管区和位于所述薄膜晶体管区至少一侧的像素电极区;
其中,所述扫描线与所述第一公共电极走线位于所述薄膜晶体管区内,所述连接孔位于所述像素电极区内。
在本申请的阵列基板中,所述阵列基板还包括设置于所述薄膜晶体管区内的薄膜晶体管,所述薄膜晶体管包括源极和漏极,所述源极和所述漏极位于所述第一公共电极走线与所述扫描线之间;
其中,所述源极或/和漏极在第一方向上的宽度大于所述扫描线与所述第一公共电极走线在第二方向上的间距;
所述第一方向与所述扫描线的延伸方向平行,所述第二方向与所述数据线的延伸方向平行。
在本申请的显示面板中,所述连接孔的数量小于所述子像素单元的数量。
本申请还提供一种显示面板,包括彩膜基板、液晶层和上述阵列基板,所述液晶层设置于所述彩膜基板与所述阵列基板之间。
在本申请的显示面板中,所述显示面板还包括位于所述液晶层内的多个柱状支撑物;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉华星光电技术有限公司,未经武汉华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210272061.8/2.html,转载请声明来源钻瓜专利网。