[发明专利]像素驱动电路及显示面板在审
申请号: | 202210156359.2 | 申请日: | 2022-02-21 |
公开(公告)号: | CN114566115A | 公开(公告)日: | 2022-05-31 |
发明(设计)人: | 张蒙蒙;张银峰;徐健;刘林峰;杨荣娟;朱方艳 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/30 | 分类号: | G09G3/30;G09G3/32 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 李佳桁 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 显示 面板 | ||
1.一种像素驱动电路,用于驱动显示面板的每个子像素单元中的发光元件发光,其特征在于,所述像素驱动电路包括驱动模块,以及与驱动模块分别连接的脉冲幅度调制模块和脉冲宽度调制模块;
所述脉冲幅度调制模块,用于经所述驱动模块控制流经所述发光元件的驱动电流的脉冲幅值;其中,所述脉冲幅度调制模块包括第一外部补偿模块,所述第一外部补偿模块用于侦测并补偿所述驱动模块的阈值电压;
所述脉冲宽度调制模块,用于结合所述脉冲宽度调制模块经所述驱动模块控制流经所述发光元件的驱动电流的脉冲宽度;其中,所述脉冲宽度调制模块包括第二外部补偿模块,所述第二外部补偿模块用于侦测并补偿所述脉冲宽度调制模块的驱动晶体管的阈值电压。
2.如权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括第一晶体管,所述第一晶体管的栅极连接第一节点,所述第一晶体管的源极连接恒压高电位,所述第一晶体管的漏极连接第二节点。
3.如权利要求2所述的像素驱动电路,其特征在于,所述脉冲幅度调制模块包括第二晶体管、第一电容和第一外部补偿模块,所述第一外部补偿模块包括第三晶体管;其中,
所述第二晶体管的栅极连接脉冲幅度调制控制信号线,所述第二晶体管的源极连接数据信号线,所述第二晶体管的漏极连接所述第一节点;
所述第一电容耦合于所述第一节点和所述第二节点之间;
所述第三晶体管的栅极连接脉冲幅度调制外部补偿控制信号线,所述第三晶体管的源极连接第二节点,所述第三晶体管的漏极连接脉冲幅度调制外部补偿参考信号线。
4.如权利要求3所述的像素驱动电路,其特征在于,所述脉冲宽度调制模块包括第四晶体管、第五晶体管、第二电容和第二外部补偿模块,所述第二外部补偿模块包括第六晶体管;其中,
所述第四晶体管的栅极连接第三节点,所述第四晶体管的源极连接第一节点,所述第四晶体管的漏极连接复位信号线;
所述第五晶体管的栅极连接脉冲宽度调制控制信号线,所述第五晶体管的源极连接所述数据信号线,所述第五晶体管的漏极连接所述第三节点;
所述第二电容耦合于扫频信号线和所述第三节点之间;
所述第六晶体管的栅极连接脉冲宽度调制外部补偿控制信号线,所述第六晶体管的源极连接第四节点,所述第六晶体管的漏极连接脉冲宽度调制外部补偿参考信号线。
5.如权利要求3所述的像素驱动电路,其特征在于,所述脉冲幅度调制外部补偿参考信号线经所述第三晶体管在所述第一晶体管截止时,通过侦测所述第二节点的电位获取所述第一晶体管的阈值电压。
6.如权利要求4所述的像素驱动电路,其特征在于,所述脉冲宽度调制外部补偿参考信号线经所述第六晶体管在所述第四晶体管截止时,通过侦测所述第四节点的电位获取所述第二晶体管的阈值电压。
7.如权利要求4所述的像素驱动电路,其特征在于,若所述第四晶体管为N型薄膜晶体管,则所述脉冲宽度调制电压小于所述第四晶体管的阈值电压。
8.如权利要求4所述的像素驱动电路,其特征在于,所述扫频信号线通过所述第二电容提高所述第三节点的电位,以通过所述复位信号线下拉所述第一节点的电位。
9.一种显示面板,其特征在于,包括多个呈阵列分布的子像素单元,每个所述子像素单元包括发光元件,以及如权利要求1-8任一项所述的像素驱动电路的驱动模块与恒压低电位之间。
10.如权利要求9所述的显示面板,其特征在于,所述发光元件为微型发光二极管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210156359.2/1.html,转载请声明来源钻瓜专利网。