[发明专利]电子显示器的双存储器驱动在审
| 申请号: | 202180018871.4 | 申请日: | 2021-03-12 |
| 公开(公告)号: | CN115210799A | 公开(公告)日: | 2022-10-18 |
| 发明(设计)人: | 王碧琳;郭天健;全刚勋;黄俊尧 | 申请(专利权)人: | 苹果公司 |
| 主分类号: | G09G3/20 | 分类号: | G09G3/20;G09G3/3233 |
| 代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 李晓芳 |
| 地址: | 美国加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 电子 显示器 存储器 驱动 | ||
一种显示系统可包括:在像素外部的存储第一数字数据值的存储器;在该像素内部的存储第二数字数据信号的存储器,其中第一数字数据信号和第二数字数据信号的组合可指示对于特定图像帧分配给该像素的目标灰度级。可根据第一数字数据信号将该像素驱动第一持续时间,并且根据第二数字数据信号将该像素驱动第二持续时间。
相关申请的交叉引用
本专利申请是要求2020年3月31日提交的名称为“DUAL-MEMORY DRIVING OF ANELECTRONIC DISPLAY”的美国临时专利申请63/003,039的优先权的非临时专利申请,该临时申请据此全文以引用方式并入以用于所有目的。
发明内容
下面阐述本文所公开的某些实施方案的概要。应当理解,呈现这些方面仅仅是为了向读者提供这些特定实施方案的简明概要,并且这些方面并非旨在限制本公开的范围。实际上,本公开可涵盖下面可没有阐述的多个方面。
用于通过在电子显示器的像素中实现存储器来减少被传输和处理以准备用于呈现在电子显示器上的图像的图像数据的带宽或同时传输量的方法和系统可提供巨大的价值。存储器在像素中的这种实现方式可以允许消除或减小与电子显示器相关联的帧缓冲器的大小。在像素中具有存储器也可以减少电子显示器的设计复杂性,因为同时传输到电子显示器的像素阵列的图像数据越少,就可以设计越简单的电子显示器。例如,像素可以被编程为更小的组,因为像素中的存储器存储值直到图像的呈现时间。
本公开描述了具有一个或多个像素的电子显示器,该一个或多个像素包括存储器和驱动器,其可以帮助减少与传输和处理图像数据以用于在电子显示器上呈现相关联的带宽。在像素中包括存储器可以使得能够在将图像数据输出到像素的发光部分之前存储图像数据。因此,像素内存储器可以通过充当像素的单独帧缓冲器来减少或在一些情况下消除对电子显示器中的帧缓冲器的依赖。像素内存储器可以与驱动器结合使用以致使像素的发射光部分发射光。
附图说明
在阅读以下详细描述并参考附图时可更好地理解本公开的各个方面,在附图中:
图1为根据实施方案的电子设备的示意性框图;
图2是根据实施方案的表示图1的电子设备的实施方案的手表的透视图;
图3是根据实施方案的表示图1的电子设备的实施方案的平板设备的前视图;
图4是根据实施方案的表示图1的电子设备的实施方案的计算机的前视图;
图5为根据实施方案的图1的电子设备的显示系统的框图;
图6是根据实施方案的图5的显示系统的像素阵列的框图;
图7是根据实施方案的图5的显示系统的另一个示例性像素阵列的框图;
图8是根据实施方案的图6的像素阵列中的像素的框图,该像素根据单脉冲宽度调制发射方案来发射光;
图9是根据实施方案的用于操作图8的像素的过程;
图10是根据实施方案的示例性二进制序列的图示,它与每个二进制序列中每个位的相对权重的表示相邻,以帮助说明图8描述的单脉冲宽度调制方案;
图11A是根据实施方案的对应于实现的无重新排序的位平面图;
图11B是根据实施方案的对应于实现的无重新排序的误差图;
图11C是根据实施方案的对应于两个重新排序的位平面图;
图11D是根据实施方案的对应于两个重新排序的误差图;
图11E是根据实施方案的对应于三个重新排序的位平面图;
图11F是根据实施方案的对应于三个重新排序的误差图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苹果公司,未经苹果公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202180018871.4/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于建筑钢网的弯曲头
- 下一篇:席夫碱低聚物





