[实用新型]一种隔离型电介质状态检测电路与采用此电路的电设备有效
申请号: | 202123410862.6 | 申请日: | 2021-12-30 |
公开(公告)号: | CN217360098U | 公开(公告)日: | 2022-09-02 |
发明(设计)人: | 沈军 | 申请(专利权)人: | 无锡锐格思信息技术有限公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00;H01F38/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 214135 江苏省无锡市新吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 隔离 电介质 状态 检测 电路 采用 设备 | ||
1.一种隔离型电介质状态检测电路,包含逻辑处理器件(1)、驱动隔离变压器(2)、接受隔离变压器(3);所述驱动隔离变压器(2)的外电路线圈(21)的B引脚与待测电介质(4)的A引脚电连接,所述接受隔离变压器(3)的外电路线圈(31)的A引脚与待测电介质(4)的B引脚电连接;所述驱动隔离变压器(2)的外电路线圈(21)的B引脚与所述接受隔离变压器(3)的外电路线圈(31)的B引脚电连接;其特征在于:所述驱动隔离变压器(2)的内电路线圈(22)的B引脚与所述逻辑处理器件(1)的A引脚电连接,所述驱动隔离变压器(2)的内电路线圈(22)的A引脚与所述逻辑处理器件(1)的B引脚电连接;所述接受隔离变压器(3)的内电路线圈(32)的B引脚与所述逻辑处理器件(1)的C引脚电连接,所述接受隔离变压器(3)的内电路线圈(32)的A引脚与所述逻辑处理器件(1)的D引脚电连接;所述逻辑处理器件(1)的A引脚与B引脚产生交变信号,在所述交变信号的周期内,一段时间内A引脚的电压高于B引脚,其他时间内A引脚的电压低于B引脚;同时所述逻辑处理器件(1)判断其C、D引脚接受的所述接受隔离变压器(3)的内电路线圈(32)耦合的电信号的性能指标,以判断待测电介质(4)的状态。
2.根据权利要求1所述的隔离型电介质状态检测电路,其特征在于:包括二极管(5),所述接受隔离变压器(3)的内电路线圈(32)的B引脚通过一个所述二极管(5)与所述逻辑处理器件(1)的C引脚电连接,所述接受隔离变压器(3)的内电路线圈(32)的A引脚与所述逻辑处理器件(1)的D引脚共同接内电路的信号地(6)。
3.根据权利要求1所述的隔离型电介质状态检测电路,其特征在于:所述驱动隔离变压器(2)和/或所述接受隔离变压器(3)采用网络变压器。
4.根据权利要求1所述的隔离型电介质状态检测电路,其特征在于:所述逻辑处理器件(1)是处理器、FPGA或者CPLD。
5.一种电设备,其特征在于:包括实现权利要求1所述的隔离型电介质状态检测电路。
6.根据权利要求5所述的电设备,其特征在于:所述的隔离型电介质状态检测电路,包括二极管(5),所述接受隔离变压器(3)的内电路线圈(32)的B引脚通过一个所述二极管(5)与所述逻辑处理器件(1)的C引脚电连接,所述接受隔离变压器(3)的内电路线圈(32)的A引脚与所述逻辑处理器件(1)的D引脚共同接内电路的信号地(6)。
7.根据权利要求5所述的电设备,其特征在于:所述逻辑处理器件(1)可以是处理器、FPGA或者CPLD。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡锐格思信息技术有限公司,未经无锡锐格思信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202123410862.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种进气导流结构
- 下一篇:一种聚合物球筛分装置