[实用新型]地面高速信号VPX采集处理回放板有效
| 申请号: | 202120959309.9 | 申请日: | 2021-05-07 |
| 公开(公告)号: | CN214474989U | 公开(公告)日: | 2021-10-22 |
| 发明(设计)人: | 吴东;荣彬杰;夏思宇 | 申请(专利权)人: | 成都普诺科技有限公司 |
| 主分类号: | G06F15/78 | 分类号: | G06F15/78 |
| 代理公司: | 北京天奇智新知识产权代理有限公司 11340 | 代理人: | 王大刚 |
| 地址: | 610000 四川省成都市高新区(西*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 地面 高速 信号 vpx 采集 处理 回放 | ||
本实用新型公开了地面高速信号VPX采集处理回放板,包括VPX连接器、FPGA模块、DSP处理单元、电源模块与时钟模块;VPX连接器设置有与FPGA模块相连的A/D转换输入接口、D/A转换输出接口、低频接插件、射频接插件;FPGA模块与DSP处理单元、电源模块、时钟模块相连。本实用新型具有较好的高速传输以及EMC等特性,实现硬件高速工作环境下的数据同步传输的高可靠性,提高了数据同步传输效率。
技术领域
本实用新型涉及信号采集技术领域,尤其涉及地面高速信号VPX采集处理回放板。
背景技术
高速信号采集处理设备设计时要充分考虑高速传输以及EMC等特性,进行优化设计,现有产品无法满足硬件平台高速工作环境下的可靠性要求。
现有采集处理设备数据处理速度慢,噪声干扰大,数据同步传输效率低。
实用新型内容
本实用新型的目的就在于为了解决上述问题而提供地面高速信号VPX采集处理回放板,包括VPX连接器、FPGA模块、DSP处理单元、电源模块与时钟模块;VPX连接器设置有与FPGA模块相连的A/D转换输入接口、D/A转换输出接口、低频接插件、射频接插件;FPGA模块与DSP处理单元、电源模块、时钟模块相连。
优选的,所述低频接插件包括JTAG接口、调试接口、LVDS低速接口、LVTTL 接口、存储器接口、对外数据交互高速接口与光纤接口;所述射频接插件包括 SSMA连接器。
优选的,所述LVTTL接口与FPGA模块之间连接有双向隔离器。
优选的,所述FPGA模块设置有GTY接口;DSP处理单元设置有SRIO接口与HyperLink接口;FPGA模块连接SRIO接口、HyperLink接口与VPX连接器。
优选的,所述电源模块包括直流电源、至少一个降压稳压器、至少一个降压转换器;直流电源通过降压稳压器连接FPGA模块;直流电源通过降压稳压器连接DSP处理单元;直流电源通过降压转换器连接VPX连接器。
优选的,所述DSP处理单元包括DSP处理器、EEPROM存储器与PROM存储器; EEPROM存储器与PROM存储器分别与DSP处理器相连。
优选的,所述时钟模块包括时钟发生器与多个时钟缓冲芯片;时钟发生器与通过时钟缓冲芯片与FPGA模块相连。
优选的,还包括温度传感器;温度传感器通过A/D转换输入接口与FPGA模块相连。
本实用新型的有益效果在于:本实用新型具有较好的高速传输以及EMC等特性,实现硬件高速工作环境下的数据同步传输的高可靠性,提高了数据同步传输效率。
附图说明
图1是本实用新型的原理图;
图2是本实用新型的具体实施原理图;
图3是电源模块的示意图图;
图4是时钟模块的示意图。
具体实施方式
下面结合附图对本实用新型作进一步说明:
如附图1所示,本实用新型地面高速信号VPX采集处理回放板,包括VPX 连接器、FPGA模块、DSP处理单元、电源模块与时钟模块;VPX连接器设置有与 FPGA模块相连的A/D转换输入接口、D/A转换输出接口、低频接插件、射频接插件;FPGA模块与DSP处理单元、电源模块、时钟模块相连。
优选的,所述低频接插件包括JTAG接口、调试接口、LVDS低速接口、LVTTL 接口、存储器接口、对外数据交互高速接口与光纤接口;所述射频接插件包括 SSMA连接器。
优选的,所述LVTTL接口与FPGA模块之间连接有双向隔离器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都普诺科技有限公司,未经成都普诺科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202120959309.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种固定效果好的电缆接头夹具
- 下一篇:一种水利围堰施工用的测量装置





