[实用新型]残影消除电路及显示装置有效
| 申请号: | 202120221758.3 | 申请日: | 2021-01-27 |
| 公开(公告)号: | CN214226487U | 公开(公告)日: | 2021-09-17 |
| 发明(设计)人: | 姜飞;王博然;凌旺;赵秋阳 | 申请(专利权)人: | 昆山龙腾光电股份有限公司 |
| 主分类号: | G09G3/36 | 分类号: | G09G3/36 |
| 代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 马陆娟 |
| 地址: | 215301 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 消除 电路 显示装置 | ||
1.一种残影消除电路,其特征在于,包括:
时序控制器,包括提供公共电压信号的第一输出端、提供通用输入输出信号的第二输出端和提供高电平信号的第三输出端;
处理模块,包括与所述第一输出端连接的第一输入端,与所述第二输出端连接的控制端,与所述第三输出端连接的第二输入端以及分别与源极驱动器的多条数据线连接的输出端,
其中,所述通用输入输出信号与源极驱动器输出的原始数据信号的上电时序和掉电时序均同步。
2.根据权利要求1所述的残影消除电路,其特征在于,所述多条数据线中的每条数据线均包括:位于显示面板的显示区域中的第一部分和位于显示面板的非显示区域的第二部分。
3.根据权利要求2所述的残影消除电路,其特征在于,所述处理模块的输出端分别与所述多条数据线中每条数据线的第一部分连接。
4.根据权利要求3所述的残影消除电路,其特征在于,所述处理模块包括:
第一处理单元,输入端接收所述公共电压信号,控制端接收所述通用输入输出信号,所述第一处理单元用于连通/断开所述公共电压信号至所述多条数据线中每条数据线的第一部分的传输路径;
第二处理单元,第一输入端接收所述公共电压信号,第二输入端接收所述高电平信号,控制端接收所述通用输入输出信号,所述第二处理单元用于连通/断开所述公共电压信号与参考地之间的电连接路径。
5.根据权利要求4所述的残影消除电路,其特征在于,所述第一处理单元包括:
第一开关管,源极与所述第一处理单元的输入端连接,栅极与所述第一处理单元的控制端连接,漏极与所述多条数据线中的对应红色子像素部分的数据线连接;
第二开关管,源极与所述第一处理单元的输入端连接,栅极与所述第一处理单元的控制端连接,漏极与所述多条数据线中的对应绿色子像素部分的数据线连接;
第三开关管,源极与所述第一处理单元的输入端连接,栅极与所述第一处理单元的控制端连接,漏极与所述多条数据线中的对应蓝色子像素部分的数据线连接。
6.根据权利要求5所述的残影消除电路,其特征在于,所述第一开关管、所述第二开关管和所述第三开关管均为PMOS晶体管。
7.根据权利要求4所述的残影消除电路,其特征在于,所述第二处理单元包括:
非门,输入端与所述第二处理单元的控制端连接;
D触发器,所述D触发器的时钟信号输入端与所述非门的输出端连接,所述D触发器的触发信号输入端与所述第二处理单元的第二输入端连接,所述D触发器的置位端和复位端均与参考地连接;
第四开关管,源极通过第一电阻与所述第二处理单元的第一输入端连接,栅极与所述D触发器的输出端连接,漏极与参考地连接。
8.根据权利要求7所述的残影消除电路,其特征在于,所述第四开关管为PMOS晶体管。
9.一种显示装置,其特征在于,包括:显示面板;及与所述显示面板分别连接的栅极驱动器和源极驱动器;以及如权利要求1-8中任一项所述的残影消除电路。
10.根据权利要求9所述的显示装置,其特征在于,所述源极驱动器包括输出触发信号的触发端;以及
所述时序控制器与所述源极驱动器的触发端连接,接收所述触发信号,输出与所述原始数据信号具有同步的上电时序和掉电时序的通用输入输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山龙腾光电股份有限公司,未经昆山龙腾光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202120221758.3/1.html,转载请声明来源钻瓜专利网。





