[发明专利]时钟可控的LED双线数据传输显示方法及实现电路有效
| 申请号: | 202111661105.8 | 申请日: | 2021-12-31 |
| 公开(公告)号: | CN114495811B | 公开(公告)日: | 2023-07-28 |
| 发明(设计)人: | 宗海洋;白玉 | 申请(专利权)人: | 苏州菜根集成电路有限公司 |
| 主分类号: | G09G3/32 | 分类号: | G09G3/32 |
| 代理公司: | 江苏漫修律师事务所 32291 | 代理人: | 倪歆晨 |
| 地址: | 215500 江苏省苏州市常熟经济*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时钟 可控 led 双线 数据传输 显示 方法 实现 电路 | ||
1.时钟可控的LED双线数据传输显示方法,其特征在于:驱动芯片之间通过传输总线连接,所述传输总线由时钟传输线和数据传输线构成,所述驱动芯片具有一个两端口的数据接收端和一个两端口的数据发送端,上一级驱动芯片的数据发送端的端口与下一级驱动芯片的数据接收端的端口之间分别通过时钟传输线、数据传输线连接,上一级驱动芯片接收本级数据并保存,同时将剩余的数据传输到下一级驱动芯片;所述时钟传输线仅在数据传输线的控制信号或数据信号有效时开启时钟,其他时间时钟处于关断状态;所述数据传输线在传输控制信号时,发送一段时间的高电平脉冲,高电平维持时间包含若干个时钟,数据接收端通过对时钟脉冲计数,解析出不同的指令码;所述数据传输线在传输数据信号时,所述时钟传输线产生数量与数据信号比特数相等的时钟信号,数据接收端在时钟边沿下采样数据信号;所述控制信号和数据信号传输时,所述时钟传输线传输若干个时钟信号用于同步控制信号和数据信号,其中数据信号的比特数固定,每次传输时的时钟数与比特数相同;所述控制信号传输时,所述时钟传输线上的时钟数大于数据信号传输时的时钟数,通过对时钟数计数,当计数值大于数据信号的比特数即可判断当前信息为控制信号。
2.根据权利要求1所述的时钟可控的LED双线数据传输显示方法,其特征在于:所述控制信号为全“1”的高电平信号,所述数据信号为二进制编码的串行信号。
3.根利要求1-2任一项所述的时钟可控的LED双线数据传输显示方法的实现电路,其特征在于包括信号发生电路,所述信号发生电路包括时钟开关模块、控制信号发生模块、数据信号并串转换模块、选择器,所述时钟开关模块用于产生时钟开关信号,用于控制时钟的通断,将开关信号与时钟进行输入与门,从而控制时钟的通断,外部时钟通过所述时钟开关模块后输出到时钟传输线;所述控制信号发生模块根据控制码生成相应的高电平信号;所述数据信号并串转换模块将二进制数据信号转换为串行信号发送;所述数据信号并串转换模块、控制信号发生模块分别与选择器连接,选择器将控制信号和数据信号进行选通后输出到数据传输线。
4.根据权利要求3所述的时钟可控的LED双线数据传输显示方法的实现电路,其特征在于:驱动芯片包括信号接收电路,所述信号接收电路用于接收信号发生电路或上一级驱动芯片的信号。
5.根据权利要求4所述的时钟可控的LED双线数据传输显示方法的实现电路,其特征在于:所述信号接收电路包括时钟计数器模块、控制状态机模块、数据信号串并转换模块、数据转发模块,所述时钟计数器模块、控制状态机模块、数据信号串并转换模块依次相连;所述时钟计数器模块用于计数时钟传输线上的时钟个数;所述控制状态机模块用于切换控制信号接收模式和数据信号接收模式;所述数据信号串并转换模块用于将接收到的串行数据信号转为并行二进制数据;所述数据转发模块分别与时钟传输线、数据传输线连接,将下一级驱动芯片的数据传输到下一级驱动芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州菜根集成电路有限公司,未经苏州菜根集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111661105.8/1.html,转载请声明来源钻瓜专利网。





