[发明专利]用于存储器分级体系的压实的方法和装置在审
| 申请号: | 202111598534.5 | 申请日: | 2016-02-24 |
| 公开(公告)号: | CN114461543A | 公开(公告)日: | 2022-05-10 |
| 发明(设计)人: | J.K.尼尔森;T.G.阿克尼内-默勒;F.P.克拉贝格 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F12/0804 | 分类号: | G06F12/0804;G06F12/0897;G06F3/147;G06F12/02 |
| 代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 姜冰 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 存储器 分级 体系 方法 装置 | ||
1.一种方法,包括:
提供耦合至处理器的近存储器和远存储器,其中所述近存储器比所述远存储器更快并且所述近存储器被所述远存储器支持;
使用编解码器来压缩将要被存储在所述近存储器中的数据;
压实所述压缩的数据;以及
存储所述压实的数据使得所述压缩且压实的数据的占用比压实之前的压缩的数据的占用更少。
2.如权利要求1所述的方法,包括在将压缩的数据存储在所述近存储器中之前压实。
3.如权利要求1所述的方法,包括将多个高速缓冲存储器线路的块一起压实为可寻址组。
4.如权利要求1所述的方法,包括在所述编解码器和所述近存储器之间提供缓冲器,所述缓冲器用来为所述编解码器存储压缩的数据,使得所述缓冲器中的所述压缩的数据与来自所述编解码器的压缩的数据相比具有更小的占用。
5.如权利要求4所述的方法,包括确定是否能够将多个高速缓冲存储器线路作为连续块来存储,并且如果是这样的话,将所述块连续存储在近存储器中。
6.如权利要求5所述的方法,包括将所述块作为高速缓冲存储器线路大小的整数倍存储在所述近存储器中。
7.如权利要求6所述的方法,包括提供如存储的所述块被压实的指示。
8.如权利要求7所述的方法,包括通过下列操作来从所述近存储器读取数据:由所述指示来确定所述块是否被压实并且如果是这样的话,解压实所述块并且将所述解压实的组块作为高速缓冲存储器线路大小的整数倍存储在所述缓冲器中。
9.如权利要求1所述的方法,包括在所述近存储器中压实所述数据。
10.如权利要求9所述的方法,包括响应于需要空闲的存储器的指示而压实。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111598534.5/1.html,转载请声明来源钻瓜专利网。





