[发明专利]扇出式封装方法及封装结构在审
申请号: | 202111495849.7 | 申请日: | 2021-12-08 |
公开(公告)号: | CN114171409A | 公开(公告)日: | 2022-03-11 |
发明(设计)人: | 杜茂华 | 申请(专利权)人: | 通富微电子股份有限公司 |
主分类号: | H01L21/50 | 分类号: | H01L21/50;H01L21/56;H01L21/60;H01L23/31;H01L23/528;H01L23/532;H01L25/16 |
代理公司: | 北京中知法苑知识产权代理有限公司 11226 | 代理人: | 李明;赵吉阳 |
地址: | 226004 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 扇出式 封装 方法 结构 | ||
1.一种扇出式封装方法,其特征在于,所述方法包括:
提供晶圆载盘和面板载片;
将多组功能芯片的背面以第一阵列的形式固定在所述晶圆载盘的表面,在所述多组功能芯片的正面形成第一塑封层,其中,所述多组功能芯片的正面设置有多个导电凸块;
将所述多组功能芯片与所述晶圆载盘分离,在所述多组功能芯片的正面形成高密度互连布线层;
将所述多组功能芯片进行切割,并以第二阵列的形式将形成有所述高密度互连布线层的一侧固定在所述面板载片的表面;
将多个第一芯片和多个无源器件的第一表面固定在所述面板载片的表面;
在所述多组功能芯片背离所述高密度互连布线层的一侧,以及在所述多个第一芯片和所述多个无源器件的第二表面形成第二塑封层;
将所述多组功能芯片、所述多个第一芯片以及所述多个无源器件与所述面板载片分离,在所述高密度互连布线层上形成低密度互连布线层。
2.根据权利要求1所述的方法,其特征在于,所述在所述多组功能芯片的正面形成高密度互连布线层之前,所述方法还包括:
将所述多组功能芯片与所述晶圆载盘分离,并对所述多组功能芯片的正面进行研磨,以露出所述导电凸块。
3.根据权利要求2所述的方法,其特征在于,所述在所述多组功能芯片的正面形成高密度互连布线层,包括:
在所述第一塑封层和所述多个导电凸块上形成第一介电层;
图形化所述第一介电层,形成多个第一开口;
在所述图形化后的第一介电层表面形成第一金属互连层,其中,所述第一金属互连层与所述导电凸块电连接;
图形化所述第一金属互连层,形成所述高密度互连布线层。
4.根据权利要求3所述的方法,其特征在于,所述在所述高密度互连布线层表面形成低密度互连布线层,包括:
在所述高密度互连布线层的表面、所述多个第一芯片以及所述多个无源器件的第一表面形成第二介电层;
图形化所述第二介电层,形成多个第二开口;
在所述图形化后的第二介电层表面形成第二金属互连层;
图形化所述第二金属互连层,形成所述低密度互连布线层。
5.根据权利要求4所述的方法,其特征在于,在形成所述低密度互连布线层之后,所述方法还包括:
在所述图形化后的第二金属互连层表面形成第三介电层;
图形化所述第三介电层,形成多个第三开口;
在所述多个第三开口处进行植球,形成多个焊球。
6.根据权利要求1至5任一项所述的方法,其特征在于,每组功能芯片包括至少两个不同类型的芯片。
7.一种扇出式封装结构,其特征在于,所述封装结构包括功能芯片组、第一芯片、无源器件、高密度互连布线层、低密度互连布线层、第一塑封层和第二塑封层,其中,所述功能芯片组中功能芯片的正面设置有导电凸块;
所述高密度互连布线层设置在所述第一塑封层和所述功能芯片组中所述功能芯片的正面;
所述低密度互连布线层设置在所述高密度互连布线层之上,以及设置在所述第一芯片以及无源器件的第一表面;
所述第一塑封层包裹所述功能芯片组;
所述第二塑封层包裹所述功能芯片组、所述第一芯片和所述无源器件。
8.根据权利要求7所述的封装结构,其特征在于,所述高密度互连布线层包括设置在所述导电凸块上的第一介电层、以及设置在所述第一介电层之上的第一金属互连层,其中,所述第一金属互连层与所述导电凸块电连接。
9.根据权利要求8所述的封装结构,其特征在于,所述低密度互连布线层包括设置在所述第一金属互连层之上、所述第一芯片和所述无源器件的第一表面的第二介电层,以及设置在所述第二介电层之上的第二金属互连层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于通富微电子股份有限公司,未经通富微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111495849.7/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造