[发明专利]一种BMC时间管理方法、系统、装置及计算机介质有效
| 申请号: | 202111408561.1 | 申请日: | 2021-11-25 |
| 公开(公告)号: | CN113849336B | 公开(公告)日: | 2022-03-08 |
| 发明(设计)人: | 宁兆男;张炳会 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
| 主分类号: | G06F11/07 | 分类号: | G06F11/07 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张凤伟 |
| 地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 bmc 时间 管理 方法 系统 装置 计算机 介质 | ||
1.一种BMC时间管理装置,其特征在于,包括:
BMC,用于检测到自身时间失效后,发送时间失效信息至CPU;
所述CPU,用于接收到所述时间失效信息后,通知BIOS执行时间恢复操作;
所述BIOS,用于在接收到执行时间恢复操作的通知后,抓取CMOS中的时间信息,同步所述时间信息至所述BMC,以使所述BMC基于所述时间信息对自身时间进行恢复。
2.根据权利要求1所述的BMC时间管理装置,其特征在于,所述CPU通知BIOS执行时间恢复操作,包括:
所述CPU进入中断状态,以通知所述BIOS执行时间恢复操作。
3.根据权利要求1所述的BMC时间管理装置,其特征在于,所述BMC发送时间失效信息至CPU,包括:
所述BMC改变自身安装的第一管脚的状态;
所述CPU接收所述时间失效信息,包括:
所述CPU检测到自身安装的第二管脚的状态发生改变;
其中,所述第一管脚的状态与所述第二管脚的状态相关联。
4.根据权利要求3所述的BMC时间管理装置,其特征在于,所述第一管脚及所述第二管脚的类型均为GPIO管脚。
5.根据权利要求3所述的BMC时间管理装置,其特征在于,所述BMC改变自身安装的第一管脚的状态,包括:
所述BMC将所述第一管脚的电平由预设的高电平改为低电平;
其中,所述第二管脚的电平由预设的高电平改为低电平。
6.一种BMC时间管理方法,其特征在于,应用于BMC,包括:
检测到自身时间失效后,发送时间失效信息至CPU,以使所述CPU接收到所述时间失效信息后,通知BIOS执行时间恢复操作;
接收所述BIOS接收到执行时间恢复操作的通知后、同步的时间信息,所述时间信息包括所述BIOS抓取的CMOS中的时间信息;
基于所述时间信息对自身时间进行恢复。
7.一种BMC时间管理方法,其特征在于,应用于CPU,包括:
接收BMC发送的时间失效信息;
通知BIOS执行时间恢复操作,以使所述BIOS接收到执行时间恢复操作的通知后同步时间信息至所述BMC,进而使所述BMC基于所述时间信息进行时间恢复;
其中,所述时间失效信息包括所述BMC检测到自身时间失效后发送的信息;所述时间信息包括所述BIOS抓取的CMOS中的时间信息。
8.一种BMC时间管理方法,其特征在于,应用于BIOS,包括:
接收CPU发送的执行时间恢复操作的通知;
抓取CMOS中的时间信息;
同步所述时间信息至BMC,以使所述BMC基于所述时间信息进行时间恢复;
其中,所述执行时间恢复操作的通知包括所述CPU接收到时间失效信息后发送的通知;所述时间失效信息包括所述BMC检测到自身时间失效后发送的信息。
9.一种BMC时间管理系统,其特征在于,应用于BMC,包括:
第一检测模块,用于检测到自身时间失效后,发送时间失效信息至CPU,以使所述CPU接收到所述时间失效信息后,通知BIOS执行时间恢复操作;
第一接收模块,用于接收所述BIOS接收到执行时间恢复操作的通知后,同步的时间信息,所述时间信息包括所述BIOS抓取的CMOS中的时间信息;
第一恢复模块,用于基于所述时间信息对自身时间进行恢复。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求6至8任一项所述BMC时间管理方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111408561.1/1.html,转载请声明来源钻瓜专利网。





