[发明专利]一种宇航高精度恒流源电路有效
申请号: | 202111275697.X | 申请日: | 2021-10-29 |
公开(公告)号: | CN113885632B | 公开(公告)日: | 2022-12-13 |
发明(设计)人: | 周洁;张遂南;骆佳迪;宋晓丽;张宏科;成渭民;张新平;崔小川 | 申请(专利权)人: | 西安微电子技术研究所 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 崔方方 |
地址: | 710065 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 宇航 高精度 恒流源 电路 | ||
1.一种宇航高精度恒流源电路,其特征在于,包括逻辑或门电路、数模D/A转换电路、运算放大器跟随电路、运算放大器负反馈电路、NPN三极管转换电路和PNP三极管恒流源电流放大电路;
所述逻辑或门电路的输入端连接处理器,逻辑或门电路的输出端连接数模D/A转换电路的输入端,数模D/A转换电路的输出端连接运算放大器跟随电路的同相输入端,运算放大器跟随电路的输出端连接NPN三极管转换电路的基极,NPN三极管转换电路的发射极接地,NPN三极管转换电路的集电极连接PNP三极管恒流源电流放大电路的基极,PNP三极管恒流源电流放大电路的集电极接恒流源负载,PNP三极管恒流源电流放大电路的发射极连接电源VDD和运算放大器负反馈电路的两个输入端,运算放大器负反馈电路的输出端连接运算放大器跟随电路的反相输入端,并连接运算放大器负反馈电路的其中一个输入端;
所述逻辑或门电路选用国产宇航质量等级B54AC32或门电路,B54AC32或门电路的两个输入端分别连接处理器片选信号MU_*CS和写信号MU_*WE,B54AC32或门电路的输出端连接数模D/A转换电路;所述数模D/A转换电路选用宇航级国产12位分辨率的B9762数模转换器,B9762数模转换器的D[0:11]接口连接处理器的数字总线MU_D[0:11]接口,时钟管脚CLK连接逻辑或门电路的输出端,SLEEP管脚连接处理器通用IO管脚并通过10K电阻上拉,REFLO管脚接地,VREF接口连接0.1UF电容并接地,FSADJ连接2K电阻并接地,COMP1管脚连接0.1UF电容接电源,COMP2管脚连接0.1UF电容接地,模拟输出管脚IOA和IOB均连接51Ω的电阻并接地,IOA管脚对地接0.1UF滤波电容,并且串联10K电阻后接运算放大器跟随电路的反相输入端;
所述运算放大器跟随电路采用宇航质量等级运算放大器OP27A,运算放大器OP27A的反相输入端连接数模D/A转换电路的输出端,运算放大器OP27A的同相输入端连接运算放大器负反馈电路的输出端,运算放大器OP27A的输出端连接二极管2DK300的正端,二极管2DK300的负端连接NPN三极管转换电路的基极,运算放大器OP27A的同相输入端与输出端之间通过0.01UF电容串接;
所述NPN三极管转换电路选用宇航质量等级NPN型3DK7F晶体管,NPN型3DK7F晶体管的发射极接地,NPN型3DK7F晶体管的基极连接运算放大器跟随电路的输出端;NPN型3DK7F晶体管的集电极与电源VDD通过1K电阻连接,并通过10K电阻连接PNP三极管恒流源电流放大电路的基极;
所述PNP三极管恒流源电流放大电路选用宇航质量等级PNP型3CK10G晶体管,PNP型3CK10G晶体管的集电极通过1%精度的51Ω电阻上拉到电源VDD,51Ω电阻的两端分别连接运算放大器负反馈电路的两个输入端,PNP型3CK10G晶体管的发射极串接2DK300后输出连接恒流源负载;
所述运算放大器负反馈电路均采用宇航质量等级运算放大器OP27A,运算放大器OP27A的反相输入端通过1%精度的100KΩ电阻上拉到电源VDD,运算放大器OP27A的反相输入端与输出端之间通过10K电阻进行连接,运算放大器OP27A的同相输入端通过100K电阻连接PNP三极管恒流源电流放大电路的集电极,运算放大器OP27A的输出端连接运算放大器跟随电路的同相输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安微电子技术研究所,未经西安微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111275697.X/1.html,转载请声明来源钻瓜专利网。