[发明专利]一种护墙板三维模型生成方法、装置、设备及存储介质在审
申请号: | 202111252718.6 | 申请日: | 2021-10-26 |
公开(公告)号: | CN114004928A | 公开(公告)日: | 2022-02-01 |
发明(设计)人: | 刘玉丹;陈荣 | 申请(专利权)人: | 广东三维家信息科技有限公司 |
主分类号: | G06T17/00 | 分类号: | G06T17/00;G06F30/13 |
代理公司: | 深圳智汇远见知识产权代理有限公司 44481 | 代理人: | 牛悦涵 |
地址: | 510000 广东省广州市天河区天*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 护墙 三维 模型 生成 方法 装置 设备 存储 介质 | ||
本发明实施例涉及一种护墙板三维模型生成方法、装置、设备及存储介质,包括:获取目标场景内的墙体高度、墙板材料、墙板框数,二维坐标和三维坐标;根据二维坐标信息确定所述目标场景中相邻墙体的角度信息;根据所述角度信息确定所述相邻墙体连接处对应的铺贴方式;根据三维坐标确定所述每面墙体对应的护墙板铺贴区域;根据所述护墙板铺贴区域、所述铺贴方式和所述场景信息生成护墙板的三维模型。由此,可以实现自动识别墙体特征确定护墙板的铺贴区域,根据铺贴区域和用户设定的护墙板风格一键完成全屋的护墙板三维模型的生成,更加快捷方便。
技术领域
本发明实施例涉及三维家装技术领域,尤其涉及一种护墙板三维模型生成方法、装置、设备及存储介质。
背景技术
三维家居设计软件是装修行业使用较为广泛的设计软件,有助于设计师将设计方案直观的展现出来,目前市面上的三维家居设计软件中无法根据实木墙板的设计安装工艺、三维户型图,一键完成全屋空间实木护墙板模型的智能安装设计。
发明内容
鉴于此,为解决上述技术问题或部分技术问题,本发明实施例提供一种护墙板三维模型生成方法、装置、设备及存储介质。
第一方面,本发明实施例提供一种护墙板三维模型生成方法,包括:
获取目标场景内每面墙体的场景信息和坐标信息,所述场景信息包括:墙体高度信息、墙板材料信息和墙板框数信息,所述坐标信息包括:二维坐标信息和三维坐标信息;
根据所述二维坐标信息确定所述目标场景中相邻墙体的角度信息;
根据所述角度信息确定所述相邻墙体连接处对应的铺贴方式;
根据所述三维坐标信息确定所述每面墙体对应的护墙板铺贴区域;
根据所述护墙板铺贴区域、所述铺贴方式和所述场景信息生成所述护墙板的三维模型。
在一个可能的实施方式中,所述根据所述二维坐标信息确定所述目标场景中相邻墙体的角度信息,包括:
将所述目标场景的所述二维地面坐标信息进行逆时针或顺时针排序,得到所述房间内每一面墙体的起点二维坐标信息和终点二维坐标信息;
基于所述起点二维坐标信息和终点二维坐标信息确定所述相邻墙体的角度信息。
在一个可能的实施方式中,所述根据所述角度信息确定所述相邻墙体连接处对应的铺贴方式,包括:
当所述角度信息小于180度时,确定所述相邻墙体连接处对应的铺贴方式为:所述护墙板不贴墙体的面对应的边相连,其中,当所述角度信息等于90度时,所述相邻墙体中一侧墙板的侧面贴近另一面墙体的墙面,另一侧墙板在所述相邻墙体的连接处内缩,内缩值为另一侧墙板的厚度;
在一个可能的实施方式中,所述根据所述角度信息确定所述相邻墙体连接处对应的铺贴方式,包括:
当所述角度信息大于180度时,确定所述相邻墙体连接处对应的铺贴方式为:所述护墙板贴墙体的面对应的边相连,其中,当所述角度信息等于270度时,所述相邻墙体中一侧墙板在所述相邻墙体的连接处外扩,外扩值为另一侧墙板的厚度,另一侧墙板的侧面贴近外扩出来的墙板。
在一个可能的实施方式中,所述根据所述三维坐标信息确定所述每面墙体对应的护墙板铺贴区域,包括:
根据所述三维坐标信息确定所述墙体中各顶点在所述墙体中对应的二维坐标信息,以及所述墙体中的实体坐标信息;
根据所述二维坐标信息和所述实体坐标信息确定所述墙体的第一区域和第二区域,其中,所述第一区域用于指示所述墙体的可铺贴区域,所述第二区域用于指示所述实体的可铺贴区域;
根据所述墙体高度信息、所述墙板框数信息、所述第一区域和所述第二区域确定所述护墙板铺贴区域。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东三维家信息科技有限公司,未经广东三维家信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111252718.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:插座和电力轨道系统
- 下一篇:一种高压集成电路和半导体电路