[发明专利]一种Duo-binary PAM4发射机及数据传输系统有效
| 申请号: | 202111224161.5 | 申请日: | 2021-10-19 |
| 公开(公告)号: | CN113938144B | 公开(公告)日: | 2022-10-18 |
| 发明(设计)人: | 吕方旭;唐子翔;赖明澈;齐星云;张金旺;常俊胜;徐佳庆;戴艺;董德尊;许超龙;欧洋;廖湘科 | 申请(专利权)人: | 中国人民解放军国防科技大学 |
| 主分类号: | H04B1/04 | 分类号: | H04B1/04 |
| 代理公司: | 湖南兆弘专利事务所(普通合伙) 43008 | 代理人: | 谭武艺 |
| 地址: | 410073 湖南*** | 国省代码: | 湖南;43 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 duo binary pam4 发射机 数据传输 系统 | ||
1.一种Duo-binary PAM4发射机,包括伪PRBS发生器、预编码模块、双二进制模块、低速并串转换模块、4:1高速合路器和电压模驱动电路,其特征在于,所述4:1高速合路器包括四个独立的数据信号电流补偿电路,且四个数据信号电流补偿电路的输出端通过线与将四路信号进行叠加从而实现合路功能输出信号Y,所述数据信号电流补偿电路包括MOS管M1~M7,其中MOS管M1、MOS管M2、MOS管M4为N型MOS管,MOS管M3、MOS管M5、MOS管M6、MOS管M7为P型MOS管,MOS管M2、MOS管M3、MOS管M6的栅极与时钟clk_0相连,MOS管M4、MOS管M5的栅极与时钟clk_90相连,所述时钟clk_0和时钟clk_90两者相位相差90°,MOS管M1的栅极作为数据D0的输入端、源极与电源Vcc相连、漏极与MOS管M2的源极相连,MOS管M2的漏极、MOS管M3的漏极共同与MOS管M4的源极相连,MOS管M3、M5、M6的源极与电流源Vss相连,MOS管M4、M5、M6的漏极共同与MOS管M7的栅极相连,MOS管M7的源极接地、漏极作为数据信号电流补偿电路的输出端。
2.根据权利要求1所述的Duo-binary PAM4发射机,其特征在于,所述时钟clk_0为0度相位的时钟。
3.根据权利要求2所述的Duo-binary PAM4发射机,其特征在于,所述时钟clk_90为90度相位的时钟。
4.根据权利要求3所述的Duo-binary PAM4发射机,其特征在于,所述预编码模块、双二进制模块之间设有电平变换模块,所述电平变换模块用于将预编码模块输出的将单极性码{0,1}的数据{dn}转换为双极性码{-1,1}的数据{an}。
5.根据权利要求4所述的Duo-binary PAM4发射机,其特征在于,所述预编码模块为模二相加运算电路,用于将输入的单极性码{0,1}的数据{bn}进行模二相加运算得到单极性码{0,1}的数据{dn}。
6.根据权利要求5所述的Duo-binary PAM4发射机,其特征在于,所述双二进制模块包括延时相加电路,所述延时相加电路用于将输入的双极性码{-1,1}的数据{an}与延时时长Tb前的双极性码{-1,1}的数据{an}累加得到三电平信号{-2,0,2}的数据{cn}。
7.根据权利要求6所述的Duo-binary PAM4发射机,其特征在于,所述双二进制模块还包括低通模块,所述低通模块用于将三电平信号{-2,0,2}的数据{cn}低通滤波。
8.根据权利要求7所述的Duo-binary PAM4发射机,其特征在于,所述PRBS发生器的输出为由伪随机码产生的64路875Mb/s的并行信号;所述低速并串转换模块为64:4低速并串转换模块,用于将64路875Mbps合成14Gbps的高速串行信号;所述电压模驱动电路最终的输出为112Gb/s的Duo-binary PAM4信号。
9.一种数据传输系统,包括相互连接的发射机和接收机,其特征在于,所述发射机为权利要求1~8中任意一项所述的Duo-binary PAM4发射机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科技大学,未经中国人民解放军国防科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111224161.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据处理方法、装置、计算机设备及存储介质
- 下一篇:一种输电线绝缘护套





