[发明专利]一种1553B总线接入时间触发网络的方法和装置有效
申请号: | 202111215579.X | 申请日: | 2021-10-19 |
公开(公告)号: | CN113949600B | 公开(公告)日: | 2023-04-18 |
发明(设计)人: | 刘士全;唐海洋;顾林 | 申请(专利权)人: | 中国电子科技集团公司第五十八研究所 |
主分类号: | H04L12/40 | 分类号: | H04L12/40 |
代理公司: | 无锡派尔特知识产权代理事务所(普通合伙) 32340 | 代理人: | 叶昕 |
地址: | 214000 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 1553 总线 接入 时间 触发 网络 方法 装置 | ||
1.一种1553B总线接入时间触发网络的方法,其特征在于,包括1553B总线发送数据到时间触发网络和时间触发网络发送数据到1553B总线;
所述1553B总线发送数据到时间触发网络包括如下步骤:从1553B总线中采集中断并读取1553B数据、对1553B数据进行帧格式转换、将转换后的数据存储到上行FIFO和发送上行FIFO中的数据到时间触发网络;
所述时间触发网络发送数据到1553B总线包括如下步骤:从时间触发网络中接收数据并检查、对接收到的数据进行帧格式转换、将转换后的数据存储到下行FIFO和发送下行FIFO中的数据到1553B总线;
所述从时间触发网络中接收数据并检查包括:提取来自时间触发网络中桥接芯片的帧数据,依次进行完整性检查、冗余数据管理、TT业务接收时间检查;所述完整性检查是TTE端系统的三种业务TT,RC和BE都通过一个字节长度的SN来进行完整性检查;同一队列中连续的帧,其SN也是连续的,后一帧的SN是前一帧的SN加1,SN为0表示TTE端系统复位后发送的第一帧;若TTE采用双网络冗余的方式连接,则需进行冗余数据管理,删除重复数据;所述TT业务接收时间检查步骤内容是若TT业务在相应的接收窗口内到达,则认为该TT业务通过接收窗口检查,否则丢弃该帧。
2.如权利要求1所述的1553B总线接入时间触发网络的方法,其特征在于,所述从1553B总线中采集中断并读取1553B数据包括:采集1553B总线中控制器的INT中断信号,读取1553B总线中控制器的中断状态寄存器,根据读取值判断中断类型,读取1553B总线中控制器存储器数据。
3.如权利要求2所述的1553B总线接入时间触发网络的方法,其特征在于,所述对1553B数据进行帧格式转换包括:在读取到的数据前添加设备地址、设备子地址、帧长度三个字节,组成新的上行数据包;
其中设备地址根据1553B总线的设备类型定义:0x00~0x1F表示RT地址为RT0~RT31的RT终端,0x20表示BC终端;
设备子地址为0x00~0x1F,表示每个RT内部的32个子地址;
帧长度为数据字节长度。
4.如权利要求3所述的1553B总线接入时间触发网络的方法,其特征在于,所述将转换后的数据存储到上行FIFO包括:将新的上行数据包存储到上行FIFO中,并更新FIFO状态。
5.如权利要求4所述的1553B总线接入时间触发网络的方法,其特征在于,所述发送上行FIFO中的数据到时间触发网络包括:所述时间触发网络根据FIFO状态读取新的上行数据包,根据需要将数据包存入TT、RC或者BE业务的队列中,对于TT业务严格按照发送时间表的时间进行传输,RC和BE业务则在TT业务的发送间隙进行传输,数据经过PHY发送到时间触发网络中。
6.如权利要求1所述的1553B总线接入时间触发网络的方法,其特征在于,所述对接收到的数据进行帧格式转换包括:根据数据格式和类型,提取RT地址和数据长度,根据RT地址映射到1553B总线中控制器相应的存储地址,并将存储器地址、数据长度、数据组成新的下行数据包。
7.如权利要求6所述的1553B总线接入时间触发网络的方法,其特征在于,所述将转换后的数据存储到下行FIFO包括:将新的下行数据包存储到下行FIFO中,并更新FIFO状态。
8.如权利要求7所述的1553B总线接入时间触发网络的方法,其特征在于,所述发送下行FIFO中的数据到1553B总线包括:读取下行FIFO中的数据包,按照数据长度读取完整的数据帧,提取存储地址,将数据按照时序写入1553B总线中的控制器。
9.一种1553B总线接入时间触发网络的装置,其特征在于,包括电源、处理器、存储器、1553B总线控制器和TTE端系统控制器;
所述存储器提供上行FIFO和下行FIFO;所述处理器运行程序按照如权利要求1所述的1553B总线与时间触发网络间的数据转换方法顺序执行;所述1553B总线控制器提供与1553B网络的通讯接口;所述TTE端系统控制器提供与TTE的通讯接口;
所述电源为所述处理器、所述存储器、所述1553B总线控制器和所述TTE端系统控制器供电。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十八研究所,未经中国电子科技集团公司第五十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111215579.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:非易失存储器及其制备方法
- 下一篇:一种磁力搅拌棒及其制造方法