[发明专利]一种可实现多种视频接口切换器及其测量方法有效

专利信息
申请号: 202111185078.1 申请日: 2021-10-12
公开(公告)号: CN113923381B 公开(公告)日: 2023-06-23
发明(设计)人: 丁振华 申请(专利权)人: 江西省智成测控技术研究所有限责任公司
主分类号: H04N5/268 分类号: H04N5/268;H04N5/765;H04N21/44;H04N21/234;H04N17/00
代理公司: 江西省专利事务所 36100 代理人: 张文
地址: 330029 江西省南昌*** 国省代码: 江西;36
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 实现 多种 视频 接口 切换 及其 测量方法
【权利要求书】:

1.一种可实现多种视频接口切换器,包括串口收发模块、串口数据解析模块、数据同步模块、切换数据处理模块、切换数据FIFO缓存模块、4路数据采集模块、字符生成添加模块、视频输出模块,其中:串口收发模块:所述串口收发模块用于实现串口数据的发送和接收;串口数据解析模块:所述串口数据解析模块用于提取接收的串口数据中有用的数据;数据同步模块:所述数据同步模块用于同步化高速串行收发器获取的并行数据;切换数据处理模块:所述切换数据处理模块用于将要切换的2路视频流数据进行切换处理操作;切换数据FIFO缓存模块:所述切换数据FIFO缓存模块用于缓存进行切换的2路视频流数据;4路数据采集模块:所述4路数据采集模块用于同时采集4路并行视频流数据,经FIFO进行位宽变换的缓存操作;字符生成添加模块:所述字符生成添加模块用于实现在视频流的任何位置进行字符数据的添加操作;视频输出模块:所述视频输出模块用于将有效视频流数据按照视频协议产生可以输出的视频流数据;其特征在于:还包括:

ADN4605控制模块:所述ADN4605控制模块用于控制ADN4605的操作;

3G_SDI采集模块:所述3G_SDI采集模块用于采集3G_SDI协议的高速串行数据,转换成并行数据;

分屏融合数据缓存模块:所述分屏融合数据缓存模块用于缓存进行分屏融合操作的4路视频流操作;

分屏融合数据处理模块:所述分屏融合数据处理模块用于将4路视频流数据进行分屏融合处理操作;

DDR3写控制模块:所述DDR3写控制模块用于将需要缓存在DDR3中的数据按照DDR3时序要求写入DDR3中缓存;

切换控制模块:所述切换控制模块用于控制DDR3读控制模块对2路视频流数据读取的操作;

分屏融合模块:所述分屏融合模块用于控制DDR3读控制模块对4路视频流数据读取的操作;

DDR3读控制模块:所述DDR3读控制模块用于读取缓存在DDR3中的视频流数据;

数据组合模块:所述数据组合模块用于将从DDR3中读取数据进行数据的整合操作;

3G_SDI时序生成模块:所述3G_SDI时序生成模块用于将需输出显示的并行视频流数据转换成3G_SDI协议的高速串行视频流数据;

多种视频接口切换器工作流程为:40路高速串行差分视频流输入到ADN4605控制模块中,ADN4605控制模块的40路输出通道中36路输出通道直接输出显示;剩下4路输出视频流被3G_SDI采集模块采集转换,将高速串行数据流转换成低速并行数据流;数据同步模块将低速并行数据流进行FIFO写入读取缓存操作,实现4路视频流数据的同步化操作;串口收发模块接收外部设备串口发送的数据;串口解析模块将功能选择信息、输入通道信息和输出通道信息解析出来;解析出的输入、输出通道信息传输给ADN4605控制模块,进而改变ADN4605控制模块的输入、输出通道的状态;在切换数据处理模块、切换数据FIFO缓存模块、分屏融合数据处理模块以及分屏融合数据缓存模块的作用下,同步化后的4路视频流数据进行有效数据提取和缓存操作;4路数据采集模块对4路有效数据流进行FIFO缓存、位宽变换操作;DDR3写控制模块将4路数据采集模块输出的4路视频流数据同时写入DDR3中进行多帧图像数据的缓存;在分屏融合模块和切换控制模块作用下,读取DDR3中缓存各通道的数据进行相关处理操作,将经过视频处理操作后的视频流数据传输给字符生成添加模块;字符生成添加模块添加字符信息到视频流数据中;最后在视频输出模块和3G_SDI时序生成模块共同操作下,将添加字符信息后的并行数据转换成高速串行数据流进行输出显示。

2.根据权利要求1所述的一种可实现多种视频接口切换器,其特征在于:所述ADN4605控制模块其用于:配置芯片ADN4605的参数,对其进行初始化操作,获取串口解析模块输出的输入通道数据和输出通道数据,根据获取的输入通道信息和输出通道信息控制芯片ADN4605的40路输出通道的选通状态。

3.根据权利要求1所述的一种可实现多种视频接口切换器,其特征在于:所述3G_SDI采集模块其用于:芯片ADN4605输出信号中,其中4路传输视频流数据的高速串行差分信号,经过差分转单端后,利用高速串行收发器进行单根数据线高速串行数据的采集,按照3G_SDI协议的提取有效的视频流数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江西省智成测控技术研究所有限责任公司,未经江西省智成测控技术研究所有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202111185078.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top