[发明专利]一种SMBus信号的测试方法、装置、设备及可读介质在审
申请号: | 202111161413.4 | 申请日: | 2021-09-30 |
公开(公告)号: | CN114020545A | 公开(公告)日: | 2022-02-08 |
发明(设计)人: | 杨茁 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22;G06F13/40;G06F13/42 |
代理公司: | 北京连和连知识产权代理有限公司 11278 | 代理人: | 张涛;杨帆 |
地址: | 215000 江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 smbus 信号 测试 方法 装置 设备 可读 介质 | ||
本发明提供了一种SMBus信号的测试方法、装置、设备及可读介质,该方法包括:根据测试波形判断SMBus信号的开始和结束;识别SMBus的地址,并判断地址中最后一位的值;根据地址中最后一位的值测量SMBus信号的时序,并判断测量到的时序是否满足时序阈值;响应于测量到的时序满足时序阈值,确定SMBus信号完整。通过使用本发明的方案,能够增加SMBus信号测试的准确度,减少测试SMBus信号的时间及人力,降低手动测试导致的抖动及误差。
技术领域
本发明涉及计算机领域,并且更具体地涉及一种SMBus信号的测试方法、装置、设备及可读介质。
背景技术
当今时代不仅时钟频率日益增高,信号完整性问题变得更为严重,设计人员用来解决信号完整性问题和设计新产品的时间也日益缩短。产品设计人员将一件产品投入市场只有一次机会,所以该产品必须第一次就能运行成功。为保证服务器的平稳运行以及服务器各接口与各部件的完好使用,测量服务器各路信号是重要的一环。SMBus是SystemManagement Bus的缩写,译为系统管理总线,SMBus是一种二线制串行总线,1996年第一版规范开始商用。它大部分基于I2C总线规范,和I2C一样,SMBus不需增加额外引脚,创建该总线主要是为了增加新的功能特性,但只工作在100kHz且专门面向智能电池管理应用。
目前针对于SMBus信号的信号完整性测试以及判定需要较为繁琐的过程。在服务器上SMBus信号通常用于BMC或CPU和其从芯片之间的通信,每一路SMBus信号有其单独的地址进行区分,并且有较多时序上的要求,主从芯片之间还有读写之间区分,测试起来较为复杂困难,测试起来较为繁琐以及浪费人力和时间。
发明内容
有鉴于此,本发明实施例的目的在于提出一种SMBus信号的测试方法、装置、设备及可读介质,通过使用本发明的技术方案,能够增加SMBus信号测试的准确度,减少测试SMBus信号的时间及人力,降低手动测试导致的抖动及误差。
基于上述目的,本发明的实施例的一个方面提供了一种SMBus信号的测试方法,包括以下步骤:
根据测试波形判断SMBus信号的开始和结束;
识别SMBus的地址,并判断地址中最后一位的值;
根据地址中最后一位的值测量SMBus信号的时序,并判断测量到的时序是否满足时序阈值;
响应于测量到的时序满足时序阈值,确定SMBus信号完整。
根据本发明的一个实施例,根据测试波形判断SMBus信号的开始和结束包括:
分别测量clk信号和data信号;
将clk信号高电平时的data信号由高到低的波形作为SMBus信号的开始;
将clk信号高电平时的data信号由低到高的波形作为SMBus信号的结束。
根据本发明的一个实施例,识别SMBus的地址,并判断地址中最后一位的值包括:
识别SMBus的地址;
响应于SMBus的地址的最后1位为0,确定为写信号;
响应于SMBus的地址的最后1位为1,确定为读信号。
根据本发明的一个实施例,SMBus的地址为8位地址。
本发明的实施例的另一个方面,还提供了一种SMBus信号的测试的装置,装置包括:
判断模块,判断模块配置为根据测试波形判断SMBus信号的开始和结束;
识别模块,识别模块配置为识别SMBus的地址,并判断地址中最后一位的值;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111161413.4/2.html,转载请声明来源钻瓜专利网。