[发明专利]一种信号同步器在审
申请号: | 202111124721.X | 申请日: | 2021-09-25 |
公开(公告)号: | CN113885655A | 公开(公告)日: | 2022-01-04 |
发明(设计)人: | 孙先国 | 申请(专利权)人: | 孙先国 |
主分类号: | G06F1/12 | 分类号: | G06F1/12;H04L7/00 |
代理公司: | 北京喆翙知识产权代理有限公司 11616 | 代理人: | 马婷 |
地址: | 318017 浙江省台州市椒江区三*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 信号 同步器 | ||
本发明公开了一种信号同步器,包括接收模块、时钟模块、存储器、同步模块、输出模块、显示模块和与接收模块相适配的发送端,所述接收模块包括第一输入端口、第二输入端口、第三输入端口和第四输入端口,所述时钟模块包括第一时钟、第二时钟、第三时钟和第四时钟;本发明采用接收模块、时钟模块、存储器、同步模块、输出模块以及显示模块的配合模块,实现了同一信号同步器能同时处理多组信号;接收模块包括多个输入端口,可以同时接收多个信号;时钟模块根据不同的输入端口进行设置相应的时钟,使得信号可以并行处理,处理结果更加精确;本发明操作简便,设计合理,值得大力推广。
技术领域
本发明涉及同步信号技术领域,具体是指一种信号同步器。
背景技术
信号发生器作为一种信号源,因其能够产生不同频率、不同形状的波形,在电子系统的测量、校验及维护中得到了广泛的应用。信号发生器不仅输出波形,为了便于用户的测试测量,同时还输出同步信号。在电子、通信、计算机等领域,同步信号具有各种各样的定义。现有信号同步器,只能处理一组数据,不能同时处理多组数据。
所以,一种能同时处理两组数据的信号同步器成为人们亟待解决的问题。
发明内容
本发明要解决的技术问题是现有信号同步器,只能处理一组数据,不能同时处理多组数据。
为解决上述技术问题,本发明提供的技术方案为:一种信号同步器,包括接收模块、时钟模块、存储器、同步模块、输出模块、显示模块和与接收模块相适配的发送端,所述接收模块包括第一输入端口、第二输入端口、第三输入端口和第四输入端口,所述时钟模块包括第一时钟、第二时钟、第三时钟和第四时钟;
所述第一输入端口根据第一时钟信号进行取样,输入信号产生脉冲的第一触发信号,所述存储器接收到第一触发信号后,将第一触发信号存储于存储器的第一存储单元;
所述第二输入端口根据第二时钟信号进行取样,输入信号产生脉冲的第二触发信号,所述存储器接收到第二触发信号后,将第二触发信号存储于存储器的第二存储单元;
所述第三输入端口根据第三时钟信号进行取样,输入信号产生脉冲的第三触发信号,所述存储器接收到第三触发信号后,将第三触发信号存储于存储器的第三存储单元;
所述第四输入端口根据第四时钟信号进行取样,输入信号产生脉冲的第四触发信号,所述存储器接收到第四触发信号后,将第四触发信号存储于存储器的第四存储单元;
所述同步模块用于信号同步和产生输出脉冲信号,所述存储器将接收到的第一触发信号、第二触发信号、第三触发信号以及第四触发信号发送至同步模块,经过同步模块的IP协议封装后传输至输出模块,所述输出模块接收到封装后的完整信号发送至显示模块,通过显示模块进行显示。
进一步的,所述同步模块还包括多路复用器,用以接收所述第一触发信号、第二触发信号、第三触发信号、第四触发信号以及控制信号。
进一步的,所述第二存储单元、第三存储单元以及第四存储单元分别收一外部重设信号进行控制决定是否将第二触发信号、第三触发信号、第四触发信号设为重设电平。
进一步的,所述第一存储单元、第二存储单元、第三存储单元以及第四存储单元均为D型触发器。
本发明与现有技术相比的优点在于:本发明采用接收模块、时钟模块、存储器、同步模块、输出模块以及显示模块的配合模块,实现了同一信号同步器能同时处理多组信号;接收模块包括多个输入端口,可以同时接收多个信号;时钟模块根据不同的输入端口进行设置相应的时钟,使得信号可以并行处理,处理结果更加精确;本发明操作简便,设计合理,值得大力推广。
附图说明
图1是本发明一种信号同步器的结构示意图。
如图所示:1、接收模块,2、时钟模块,3、存储器,4、同步模块,5、输出模块,6、显示模块,7、发送端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于孙先国,未经孙先国许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111124721.X/2.html,转载请声明来源钻瓜专利网。