[发明专利]适用于RISC-V架构处理器的地址属性检查的方法及系统有效
申请号: | 202111033737.X | 申请日: | 2021-09-03 |
公开(公告)号: | CN114546495B | 公开(公告)日: | 2022-12-20 |
发明(设计)人: | 王琪;王飞;范东睿 | 申请(专利权)人: | 北京睿芯众核科技有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 北京科龙寰宇知识产权代理有限责任公司 11139 | 代理人: | 孙皓晨 |
地址: | 101399 北京市顺义区澜西*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 适用于 risc 架构 处理器 地址 属性 检查 方法 系统 | ||
本发明涉及一种适用于RISC‑V架构处理器的地址属性检查的方法及系统。本发明的方法包括如下步骤:步骤S1:PMA寄存器实现步骤,通过定义一组PMA寄存器,包括地址寄存器和控制寄存器,根据实现的需要,选择寄存器组的具体数目;步骤S2:进行PMA地址属性检查。经过本发明的PMA检查模块,可以对任意PA快速的进行检查并得到其地址属性。供处理器后续的地址访问等环节使用。
技术领域
本发明涉及RISC-V架构处理器技术领域,特别涉及一种适用于RISC-V架构处理器的地址属性检查的方法及系统。
背景技术
RISC-V(读作“RISC-FIVE”)是基于精简指令集计算(RISC)原理建立的开放指令集架构(ISA),V表示为第五代RISC(精简指令集计算机),表示此前已经四代RISC处理器原型芯片。
RISC-V架构秉承简单的设计哲学,能借助计算机体系结构经过多年的发展已经成为比较成熟的技术的优势,从轻上路。RISC-V基础指令集则有40多条,加上其他的模块化扩展指令总共几十条指令。
在处理器的设计中,为了约束不同地址区间的数据访问和存储的权限,需要给不同类型的地址区间定义不同的地址属性。在现有的RISC-V架构定义中,页表项里并没有记录地址的属性,所以需要设计额外的机制提供地址的属性。
因此,如何将上述问题加以解决,即为本领域技术人员的研究方向所在。
发明内容
发明所要解决的问题
本发明为了解决在现有的RISC-V架构定义中页表项里并没有记录地址的属性的问题,而提供一种适用于RISC-V架构处理器的地址属性检查的方法及系统。
用于解决问题的方案
为了达到上述目的,本发明提供一种适用于RISC-V架构处理器的地址属性检查的方法,包括如下步骤:
步骤S1:PMA寄存器实现步骤,通过定义一组PMA寄存器,包括地址寄存器和控制寄存器,根据实现的需要,选择寄存器组的具体数目;以及
步骤S2:进行PMA地址属性检查。
优选地,在步骤S1中,所述地址寄存器根据处理器支持的地址位宽来决定存储的地址位宽。
优选地,在步骤S1中,所述控制寄存器包括保留位,模式,共享属性和其他属性。
优选地,在步骤S1中,包含地址模式A[1:0]。
优选地,在步骤S1中,定义SH来代表地址区间的所述共享属性。
优选地,在步骤S1中,定义MemAttr代表地址区间的地址属性。
优选地,所述步骤S2包括如下子步骤:
步骤S21:进行PMA项x匹配检查,n个PMA项匹配检查模块并行工作,分别判断每个PMA的项是否与输入地址匹配;以及
步骤S22:执行地址属性结果选择模块。
优选地,所述步骤S21包括如下子步骤:
步骤S211:根据CFGn.A选择地址匹配的模式;
步骤S212:
若CFGn.A=2’b00或2’b11,则此项结果为不匹配;
若CFGn.A=2’b01,则判断地址PADDRn=PAPADDRn+1,若是,则此项结果为匹配,否则,不匹配;
若CFGn.A=2’b10:
根据PADDRn查询表1,获取匹配的地址范围,此处称为2xByte;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京睿芯众核科技有限公司,未经北京睿芯众核科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111033737.X/2.html,转载请声明来源钻瓜专利网。