[发明专利]一种规模易扩展的嵌入式智能计算系统有效

专利信息
申请号: 202111031038.1 申请日: 2021-09-03
公开(公告)号: CN113868177B 公开(公告)日: 2023-03-24
发明(设计)人: 吴济文;赵二虎;徐勇军;肖思莹;安晓静 申请(专利权)人: 中国科学院计算技术研究所
主分类号: G06F13/42 分类号: G06F13/42;G06F13/40;H04L12/02;G06F1/06
代理公司: 北京律诚同业知识产权代理有限公司 11006 代理人: 祁建国
地址: 100080 北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 规模 扩展 嵌入式 智能 计算 系统
【权利要求书】:

1.一种规模易扩展的嵌入式智能计算系统,其特征在于,包括:

嵌入式ARM处理器,包括处理器主模块、内存装置、固态存储装置、通信网口装置、通信串口装置,该处理器主模块与该内存装置、该固态存储装置、该通信网口装置、该通信串口装置分别连接;

多个深度学习智能处理器模块,每个智能处理器模块包括至少一路智能加速卡,至少一路M.2加速卡连接器,该至少一路智能加速卡独立安装于至少一路加速卡连接器且与该处理器主模块连接并实现通信;

时钟模块,包括时钟产生器,用于为该至少一路智能加速卡、该处理器模块提供参考时钟;

使能模块,包括微控制单元和至少一路电源开关芯片,该至少一路电源开关芯片连接该至少一路加速卡连接器,该微控制单元可以控制每个电源开关芯片是否使能;

电源模块,包含至少一电压转换芯片,用于将输入至该至少一电压转换芯片的电压转换为适当电压输入至该处理器模块与该深度学习智能处理器模块;

VPX连接器模块,用于提供外部电源输入和该处理器模块与外部高速差分信号和单端信号互连。

2.根据权利要求1所述的嵌入式智能计算系统,其特征在于,该处理器主模块包括:

MAC控制器,连接该通信网口装置,用于实现对外提供千兆以太网功能;

内存控制器,连接该内存装置;

UART控制器,连接该通信串口装置;

存储控制器,连接该固态存储装置,用于为该处理器模块运行操作系统和文件系统提供存储空间;

PCIe控制器,连接该至少一路加速卡连接器,

其中,该时钟模块分别为该PCIe控制器、该至少一路智能加速卡及该处理器主模块提供参考时钟。

3.根据权利要求1或2所述的嵌入式智能计算系统,其特征在于,该连接器模块包含VPX连接器,该VPX连接器为采用标准VITA46规范的3U VPX 连接器,用于实现外部电源输入和处理器模块与外部高速差分信号和单端信号互连。

4.根据权利要求2所述的嵌入式智能计算系统,其特征在于,该PCIe控制器为两路,且该两路又均分为一共四路分别连接该至少一路加速卡连接器。

5.根据权利要求2所述的嵌入式智能计算系统,其特征在于,该内存控制器为DDR4控制器,该内存装置包括DDR4内存颗粒。

6.根据权利要求1所述的嵌入式智能计算系统,其特征在于,该固态存储装置为一非易失性内存卡。

7.根据权利要求1所述的嵌入式智能计算系统,其特征在于,该通信网口装置包括千兆以太网物理层芯片及与该千兆以太网物理层芯片连接的RJ45网口,该RJ45网口内置网络隔离变压器。

8.根据权利要求1或7所述的嵌入式智能计算系统,其特征在于,该通信串口装置为一RS-232收发器,可通过与UART控制器连接实现2路RS232通信功能。

9.根据权利要求1所述的嵌入式智能计算系统,其特征在于,该至少一路智能加速卡为M.2智能加速卡。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202111031038.1/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top